home *** CD-ROM | disk | FTP | other *** search
/ NetNews Usenet Archive 1992 #30 / NN_1992_30.iso / spool / comp / lsi / cad / 1211 < prev    next >
Encoding:
Internet Message Format  |  1992-12-14  |  60.5 KB

  1. Xref: sparky comp.lsi.cad:1211 comp.lsi:742
  2. Path: sparky!uunet!cis.ohio-state.edu!pacific.mps.ohio-state.edu!linac!att!ucbvax!ucdavis!tyfon!altarrib
  3. From: altarrib@tyfon.eecs.ucdavis.edu (Michael Altarriba)
  4. Newsgroups: comp.lsi.cad,comp.lsi
  5. Subject: Frequently Asked Questions With Answers (Part 1/2) [LONG]
  6. Keywords: FAQ
  7. Message-ID: <20132@ucdavis.ucdavis.edu>
  8. Date: 15 Dec 92 01:36:06 GMT
  9. Sender: usenet@ucdavis.ucdavis.edu
  10. Followup-To: comp.lsi.cad
  11. Organization: Department of Electrical and Computer Engineering, UC Davis
  12. Lines: 1441
  13.  
  14. Welcome to comp.lsi.cad / comp.lsi: this is the biweekly posting of fre-
  15. quently asked questions with answers.  Before you post a question such as
  16. "Where can I ftp spice from?", please make sure that the answer is not
  17. already here.  If you spot an error, or if there is any information that
  18. you think should be included, please send us a note at
  19. clcfaq@eecs.ucdavis.edu.
  20.  
  21.  
  22.   Bret Rothenberg <rothenbe@eecs.ucdavis.edu>
  23.   Wes Hardaker <hardaker@eecs.ucdavis.edu>
  24.   Mike Altarriba <altarrib@eecs.ucdavis.edu>
  25.  
  26.   Solid State Circuits Research Laboratory
  27.   Electrical Engineering and Computer Science
  28.   University of California, Davis
  29.   Davis, California 95616
  30.  
  31.  
  32. ----------------------------------------------------------------------
  33.  
  34.   $Id: comp.lsi.cad.FAQ.ms,v 1.38 92/12/14 17:18:11 altarrib Exp $
  35.  
  36.   Frequently Asked Questions with Answers
  37.  
  38.     1: Mosis Users' Group (MUG)
  39.     2: Improved spice listing from magic.
  40.     3: Tips and tricks for magic (Version 6.3)
  41.     4: What can I use to do good plots from magic/CIF?
  42.     5: What tools are used to layout verification?
  43.     6: EDIF data exchange format.
  44.     7: What layout examples are available?
  45.     8: How can I get my lsi design fabbed and how much will it cost?
  46.     9: Mosis fabrication services.
  47.     10: Archive sites for comp.lsi.cad and comp.lsi
  48.     11: Other newsgroups that relate to comp.lsi*
  49.   ! 12: Simulation programs tips/tricks/bugs
  50.   ! 13: Getting the latest version of the FAQ
  51.     14: Converting from/to GDSII/CIF/Magic
  52.     15: CFI (CAD Framework Initiative Inc.)
  53.     16: What synthesis systems are there?
  54.     17: What free tools are there available, and what can they do?
  55.   ! 18: What Berkeley Tools are available for anonymous ftp?
  56.     19: What Berkeley Tools are available through ILP?
  57.   ! 20: Berkeley Spice (Current version 3f2)
  58.   ! 21: Octtools (Current version 5.1)
  59.     22: Lager (Current version 4.0)
  60.     23: BLIS (Current version 2.0)
  61.   + 24: COSMOS and BDD
  62.     25: ITEM
  63.     26: PADS logic/PADS PCB
  64.     27: Another PCB Layout Package
  65.     28: Magic (Current version 6.3)
  66.   ! 29: PSpice
  67.     30: Esim
  68.     31: Isplice3 (Current version 2.0)
  69.     32: Watand
  70.     33: Caltech VLSI CAD Tools
  71.     34: Switcap2 (Current version 1.1)
  72.     35: Test Software based on Abramovici text
  73.     36: Atlanta and Soprano automatic test generators
  74.     37: Olympus Synthesis System
  75.     38: OASIS logic synthesis
  76.     39: CAzM, a Spice-like table-based analog circuit simulator
  77.     40: Galaxy CAD, integrated environment for digital design for Macintosh
  78.     41: Gabriel DSP development system
  79.     42: WireC graphical/procedural system for schematic information
  80.   + 43: LateX circuit symbols for schematic generation
  81.     44: Tanner Research Tools (Ledit and LVS) (Commercial Product)
  82.  
  83.   + : new item
  84.   ! : changed
  85.   ? : additional information for this subject would be appreciated.
  86.  
  87.  
  88. 1: Mosis Users' Group (MUG)
  89.  
  90.   (From the MUG newsletter)
  91.  
  92.   The MOSIS Users' Group (MUG) Newsletter is distributed only via elec-
  93.   tronic means to about 1200 individuals throughout the world who have
  94.   expressed an interest in VLSI systems design and specifically in using
  95.   MOSIS, the Metal-Oxide Semiconductor Implementation Service, that fabri-
  96.   cates integrated circuit prototypes inexpensively.
  97.  
  98.   We hope that you enjoy receiving this newsletter and find it useful.
  99.   Comments and suggestions should be directed to the Editor along with any
  100.   change in address.  If you prefer not to receive messages of this type,
  101.   which will occur no more often than monthly, please contact the Editor.
  102.  
  103.           MUG Newsletter Editor
  104.           Prof. Don Bouldin
  105.           Electrical & Computer Engineering
  106.           University of Tennessee
  107.           Knoxville, TN 37996-2100
  108.           Tel:  (615)-974-5444
  109.           FAX:  (615)-974-5492
  110.           Email:  bouldin@sun1.engr.utk.edu
  111.           Compmail II:  D.Bouldin
  112.  
  113.   A variety of design files and CAD tools contributed by the members of the
  114.   MOSIS Users' Group (MUG) are now available via anonymous ftp from
  115.   "venera.isi.edu" (128.9.0.32) in directory "pub/mug".  The files "readme"
  116.   and "index" should be retrieved first.  These files are provided "as is",
  117.   but may prove very helpful to those using the MOSIS integrated circuit
  118.   prototyping service.
  119.  
  120. 2: Improved spice listing from magic.
  121.  
  122.   Hierarchical extractions with net names: ext2spice done by Andy Burstein
  123.   <burstein@zabriskie.berkeley.edu>:
  124.  
  125.   This program will do hierarchial extraction using node names.  It sup-
  126.   ports PS, PD, AS, and AD extraction as well.  It is available for ftp
  127.   from ic.berkeley.edu in pub/spice3/ext2spice.tar.
  128.  
  129.   Poly and well resistance extraction: There are persistent rumors that
  130.   people have this working, however, all I have seen is extracted poly
  131.   resistor with each end shorted together, ie each end has the same node
  132.   name/number.
  133.  
  134.   (This is the most annoying problem that I typically encounter daily.  If
  135.   ANYONE knows a fix for this, please tell us! I wrote a real quick and
  136.   dirty set of scripts/programs to edit the magic file.  It will break the
  137.   poly contacts and relabel them.  This is a real hack, but all other solu-
  138.   tions require modification of the magic code itself.  This procedure only
  139.   works with an extractor that handles labeled nodes, i.e. ext2spice from
  140.   above.  --WH)
  141.  
  142.   There is an upcoming release of Magic 6.45 that is supposed to have a
  143.   greatly improved netlister.  Here is part of the annoucement:
  144.  
  145.   The AuE Magic release provides hierarchical SPICE and LSIM netlist
  146.   extractors not available in previous Magic releases. Previously, a flat
  147.   SPICE netlist could be obtained using a program called "ext2spice". AuE
  148.   provides a hierarchical SPICE netlister which provides a robust set of
  149.   SPICE parameters for every device, including transistor source/drain dif-
  150.   fusion perimeters and areas. The extractor has also been modified to
  151.   correctly account for the shared S/D regions on stacked devices.
  152.  
  153.   The AuE extractor supports LSIM netlists, an Hspice compatible netlist,
  154.   and a SpiceIIG compatible netlist. The SpiceIIG format uses node numbers
  155.   instead of node names. The AuE SPICE extractor also recognizes bipolar
  156.   junction transistors (BJTs) in several configurations. The previous Magic
  157.   netlist extractor does not recognize BJT devices in any form.
  158.  
  159.   Spice listing from magic with MESFETs.
  160.  
  161.   (from Jen-I Pi <pi@isi.edu>)
  162.  
  163.   We have a revised version (of sim2spice) that goes with version6. It is
  164.   available from our anonymous FTP host "venera.isi.edu" (128.9.0.32) under
  165.   the pub/mosis/magic directory. The file you need is "gaas_extract.tar.Z".
  166.  
  167.   Assuming file inv.ext exist, the procedure for using 'sim2spice' is
  168.  
  169.       ext2sim inv
  170.       sim2spice inv.sim
  171.  
  172.   Here's the resulting SPICE decks for SPICE3e...
  173.  
  174.           SPICE 3 Deck created from inv.sim, tech=edgaas
  175.           *
  176.           z2 3 4 2 efet1.2 2.8
  177.           C3 3 0    0.485F
  178.           C4 4 0    1.062F
  179.           z1 1 4 3 dfet1.2 2.8
  180.           *
  181.  
  182.   A new capacitance rule has been added to the base Magic extractor to
  183.   facilitate the extraction of accurate dielectric capacitances. The previ-
  184.   ous verion of Magic did not handle coupling capacitances correctly and
  185.   frequently inserted a substrate capacitor in addition to the correctly
  186.   extracted coupling capacitor.
  187.  
  188.   The AuE Magic release also includes an updated and enhanced technology
  189.   file.  Modifications include fixes to several MOSIS DRC rules which were
  190.   previously improperly checked, modifications to the CIF writer to resolve
  191.   software bugs, and updated capacitance and resistance values in the
  192.   extraction sections of the tech file. Special extraction sections for
  193.   more commonly used processes have also been added.
  194.  
  195.   For information on how to order this version of Magic send an E-mail
  196.   request to magic@AuE.com or send your request in writing to the address
  197.   given below. We will start filling orders in mid October.
  198.  
  199. 3: Tips and tricks for magic (Version 6.3)
  200.  
  201.   Searching for nets:
  202.  
  203.   Yes, magic does actually let you search for node names.  Use :specialopen
  204.   netlist.  Then click on the box underneath label, you will be prompted
  205.   for the name of the label you want to search for.  Enter the name, and
  206.   then press enter twice.  Click on show, and then find, magic will then
  207.   highlight the net.
  208.  
  209.   Bulk node extraction:
  210.  
  211.   Problems with getting the bulk node to extract correctly?  Try labeling
  212.   the well with the node name that it is connected to.
  213.  
  214.   Painting Wells:
  215.  
  216.   Supposedly :cif in magic will automatically paint in the wells correctly.
  217.   However this is not always the case.  If you are using mosis 2u technol-
  218.   ogy, and your wells are getting strange notches in them, you might try
  219.   changing the grow 300 shrink 300 lines in your lambda=1.0(pwell) and
  220.   lambda=1.0(nwell) cif sections of your tech file to grow 450 shrink 450.
  221.   (Remember you can use :cif see CWN to see nwell, if :cifostyle is nwell,
  222.   or :cif see CWP to see pwell if its pwell technology to preview what will
  223.   be done with the well.  You may use :feedback clear to erase what it
  224.   shows you.)
  225.  
  226.   Magic notes available from gatekeeper.dec.com (16.1.0.2):
  227.  
  228.   (Located in pub/DEC/magic)
  229.  
  230.   Magic note.1 - 9/14/90 - ANNOUNCEMENT:  Magic V6 is ready
  231.   Magic note.2 - 9/19/90 - DOC:  Doc changes (fixed in releases after 9/20/90)
  232.   Magic note.3 - 9/19/90 - GRAPHICS:  Mode problem (fixed 9/20/90)
  233.   Magic note.4 - 9/19/90 - HPUX:  rindex macro for HPUX 7.0 and later
  234.   Magic note.5 - 9/19/90 - GCC:  "gcc" with magic, one user's experience
  235.   Magic note.6 - 9/19/90 - FTP:  Public FTP area for Magic notes
  236.   Magic note.7 - 9/20/90 - RSIM:  Compiling rsim, one user's suggestions & hints
  237.   Magic note.8 - 9/26/90 - GENERAL:  Magic tries to open bogus directories
  238.   Magic note.9 - 9/26/90 - GRAPHICS:  Mods to X11Helper
  239.   Magic note.10 - 10/5/90 - DOS:  Magic V4 for DOS and OS/2
  240.   Magic note.11 - 10/11/90 - GENERAL:  reducing memory usage by 600k
  241.   Magic note.12 - 12/19/90 - EXT2xxx:  fixes bogus resistances
  242.   Magic note.13 - 12/19/90 - EXTRESIS:  fixed bug in resis that caused coredump.
  243.   Magic note.14 - 12/19/90 - EXTRESIS:  new version of scmos.tech for extresis
  244.   Magic note.15 - 12/19/90 - TECH:  documentation for contact line in tech file
  245.   Magic note.16 - 12/19/90 - EXTRACT:  bug fix to transistor attributes
  246.   Magic note.17 - 5/13/91 - CALMA:  Incorrect arrays in calma output
  247.   Magic note.18 - 5/14/91 - CALMA:  Extension to calma input
  248.   Magic note.19 - 6/28/91 - IRSIM:  Some .prm files for IRSIM
  249.   Magic note.20 - 7/18/91 - EXTRESIS:  fixes for Magic's extresis command
  250.   Magic note.21 - 2/7/92 - FAQ:  Frequently asked questions
  251.   Magic note.22 - 11/6/91 - CALMA:  how to write a calma tape
  252.   Magic note.23 - 11/4/91 - EXT2xxx:  fix for incorrect resistor extraction
  253.   Magic note.24 - 11/8/91 - EXTRESIS:  fix 0-ohm resistors
  254.   Magic note.25 - 11/15/91 - NEXT:  porting magic to the NeXT machine
  255.   Magic note.26 - 11/21/91 - IRSIM:  fix for hanging :decay command
  256.   Magic note.27 - 12/17/91 - RESIS:  fix for "Attempt to remove node ..." error
  257.   Magic note.28 - 1/28/92 - MAGIC:  anonymous FTP now available
  258.   Magic note.29 - 3/27/92 - PLOT:  support for Versatec 2700
  259.   Magic note.30 - 4/8/92 - PATHS:  Have the ":source" command follow a path
  260.   Magic note.31 - 4/10/92 - MPACK:  Mpack now works with Magic 6.3
  261.   Magic note.32 - 3/13/92 - AED:  Using AED displays with Magic 6.3
  262.   Magic note.33 - 3/13/92 - OPENWINDOWS:  Compilation for OpenWindows/X11
  263.   Magic note.34 - 2/14/92 - OPENWINDOWS:  fix mouse problem
  264.  
  265.  
  266. 4: What can I use to do good plots from magic/CIF?
  267.  
  268.   (Thanks to Douglas Yarrington <arri@ee.eng.ohio-state.edu> and Harry
  269.   Langenbacher <harry@neuronz.Jpl.Nasa.Gov>, for feedback here.)
  270.  
  271.   CIF:
  272.  
  273.   CIF stands for CalTech Intermediate Form. It's a graphics language which
  274.   can be used to describe integrated circuit layouts.
  275.  
  276.   cif2ps  version 2 (Gordon W. Ross, MITRE):
  277.  
  278.   A much better version of cif2ps, extending the code of cif2ps (Marc
  279.   Lesure, Arizona State University) and cifp (Arthur Simoneau, Aerospace
  280.   Corp).  It features command line options for depth and formatting.  Can
  281.   extend one plot over several pages (up to 5 by 5, or 25 pages). By
  282.   default, uses a mixture of postscript gray fill and cross-hatching.
  283.   Options include rotating the image, selecting the hierarchy depth to
  284.   plot, and plotting style customization.  Plots are in B/W only.
  285.  
  286.   It was posted to comp.sources.misc, and is available by ftp from
  287.   uunet.uu.net(192.48.96.2) as: comp.sources.misc/volume8/cif2ps.Z.
  288.  
  289.   cifplot:
  290.  
  291.   Cifplot plots CIF format files on a screen, printer or plotter.  Cifplot
  292.   reads the .cif file, generates a b/w or color raster dump, and sends it
  293.   to the printer.  Plots can be scaled, clipped, or rotated.  Hierarchy
  294.   depth is selectable, as well as the choice of colormap or fill pattern.
  295.   An option exists which will compress raster data to reduce the required
  296.   disk space.  For those plotting to a Versatec plotter, there is also a
  297.   printer filter/driver available called vdmp.
  298.  
  299.   cifplot (m2c version, from chiang@m2c.org <Rit Chiang>):
  300.  
  301.   The cifplot program from M2C is not in public domain.  However, we do
  302.   provide P.D. CAD tools to university for a fee of $2500/year to cover our
  303.   cost on distribution, telephone hotline support, documentation and
  304.   tutorials, etc., under our CUME (Clearinghouse for Undergraduate
  305.   Microelectronics Education) program.  This program, in the past, was sub-
  306.   sidized by NSF.
  307.  
  308.   The cifplot program was modified by M2C to support plotting for B&W
  309.   PostScript and color PostScript printers, besides the versatec plotters.
  310.   We also provide plotting services for people who sent us a cif file.  The
  311.   cost is $20/per 24" color versatec plot for University and $50 for oth-
  312.   ers.
  313.  
  314.   For more information on the CUME program or the plotting service, please
  315.   send e-mail to hotline@m2c.org.
  316.  
  317.   oct2ps (available as part of the octtools distribution):
  318.  
  319.   It is possible to convert your .mag file to octtools, and then you may
  320.   use oct2ps to print it.
  321.  
  322.   Both cif2ps and oct2ps work well for conversion to postscript.  They do
  323.   look slightly different, so pick your favorite.  Note that cif2ps can be
  324.   converted to adobe encapsulated postscript easily by adding a bounding
  325.   box comment.  oct2ps does convert to color postscript, which can be a
  326.   plus for those of you with color postscript printers.
  327.  
  328.   Flea:
  329.  
  330.   Flea ([F]un [L]oveable [E]ngineering [A]rtist) is a program used to plot
  331.   magic and cif design files to various output devices. Parameters are
  332.   passed to flea through the flags and flag data or through .flearc files
  333.   and tech files.  Supports: HP7580 plotter, HP7550 hpgl file output,
  334.   HP7550 plotter lpr output, Postscript file output, Laser Writer lpr out-
  335.   put, Versatec versaplot random output.  Options include: Does line draw-
  336.   ings with crosshatching for postscript, versatec, and hp plotters.  Many
  337.   options (depth, label depth, scale, path, format...)
  338.  
  339.   Available by ftp from zeus.ee.msstate.edu in pub/flea.tar.Z.
  340.  
  341.   pplot:
  342.  
  343.   Can output color PostScript from CIF files. The source is available from:
  344.   tesla.ee.cornell.edu in /pub/cad/pplot.tar.Z. It only generates PS files
  345.   (including color PS), and there's no support for EPS files.  It is lim-
  346.   ited in its support of cif commands.  (Wire, roundflash, and delete are
  347.   not supported.)  It only supports manhattan geometry (Polygons and rota-
  348.   tions may only be in 90 degree multiples.)
  349.  
  350.   vic:
  351.  
  352.   Part of the U. of Washington's Northwest Lab, for Integrated Systems Cad
  353.   Tool Release (previously UW/NW VLSI Consortium).  Does postscript and HP
  354.   pen plotters.  Only available as part of the package.
  355.  
  356.   CIF/Magic -> EPS -> groff/latex
  357.  
  358.   Currently no prgram here directly generates EPS files.  It is possible to
  359.   add an EPS bounding box (%% BoundingBox: l t b r) to the output from
  360.   these programs to get an EPS file.  Alternatively, ps2eps or ps2epsf may
  361.   be used.
  362.  
  363. 5: What tools are used to layout verification?
  364.  
  365.   Gemini:
  366.  
  367.   This is an excellent program that was done by Carl Ebeling.  There is a
  368.   new version that is currently in beta.  This version supports serveral
  369.   different netlist formats.  Devices with any number of terminals are sup-
  370.   ported.  (This could be suitable for use at digital block level LVS, for
  371.   example.)  LVS of mosfet w/l and capacitor values is supported as well.
  372.  
  373.   Contact:
  374.  
  375.           Carl Ebeling
  376.           Computer Science Department, FR-35
  377.           University of Washington
  378.           Seattle, WA  98195
  379.           ebeling@cs.washington.edu
  380.  
  381.  
  382.   Tanner LVS:
  383.  
  384.   This is a relatively inexpensive commercial product, see the section on
  385.   Tanner tools.
  386.  
  387.   Wellchecker:
  388.  
  389.   (from MUG) ftp venera.isi.edu (128.9.0.32)
  390.  
  391.   netcmp:
  392.  
  393.   Part of the caltech tools (see the "Caltech VLSI CAD Tools" section)
  394.  
  395. 6: EDIF data exchange format.
  396.  
  397.   (From Nigel Whitaker <nigelw@computer-science.manchester.ac.uk>)
  398.  
  399.   The following are published by the Electronic Industries Association:
  400.   The EDIF Version 2 0 0 Reference Guide (ISBN 0 -7908-0000-4)
  401.   EIA-1 -- Introduction to EDIF (User Guide)
  402.   EIA-2 EDIF Connectivity (User Guide)
  403.   Using EDIF 2 0 0 for Schematic Transfer (TSC Application Note EDIF/P-1)
  404.  
  405.   and are available from:
  406.  
  407.   Electronic Industries Association
  408.   Standard Sales Department (Attn: Cecelia Fleming)
  409.   2001 Pennsylvania Avenue, N.W.
  410.   Washington D.C. 20006, USA
  411.  
  412.   and
  413.  
  414.   American Technical Publishers
  415.   27--29 Knowl Piece, Wilbury Way, Hitchin, Hertfordshire, SG4 0SX, UK
  416.   Tel: +44 462 437933
  417.  
  418.   The University of Manchester publish a set of `Questions and Answers'.
  419.   These are user's technical questions about EDIF answered by the EDIF
  420.   technical committee.  There are currently 5 volumes.
  421.  
  422.   There is also a University of Manchester Technical Report which presents
  423.   a description of the semantics of EDIF Version 2 0 0.  This includes an
  424.   Information Model of part of EDIF Version 2 0 0 written in EXPRESS.  The
  425.   title of this report (UMCS-6-91) is `Proposal for an Information Model
  426.   for EDIF', by Rachel Lau.
  427.  
  428.   The Questions and Answers and the technical report are available from:
  429.   Julie Spink
  430.   EDIF Technical Advisory Centre, Depeartment of Computer Science
  431.   University of Manchester, Manchester, M13 9PL, UK
  432.   Tel: +44 61 275 6289, FAX: +44 61 275 6280, e-mail: edif-support@cs.man.ac.uk
  433.  
  434.   EDIF Version 2 9 0 has just been released.  This was originally expected
  435.   to be called EDIF Version 2 1 0 but it is felt that the enhancements and
  436.   changes from the current standard (EDIF Version 2 0 0) are significant
  437.   enough to choose a name for the version that reflects this.
  438.  
  439.   EDIF Version 2 9 0 is an an Official EIA Interim Standard.  It contains
  440.   many improvements for the handling of connectivity and schematics exclud-
  441.   ing the handling of schematic frames.
  442.  
  443.   EDIF Version 3 0 0 is due for release in March 1993.  It will consist of
  444.   EDIF Version 2 9 0 enhanced by solutions to the schematic frames
  445.   representation plus some additional capabilities. This version will be
  446.   sumbitted to formal ballot.
  447.  
  448.   The EDIF Version 2 9 0 Manual is available from the EIA at the above
  449.   address.  An electronic copy of the BNF, together with other EDIF related
  450.   information such as tests files, syntax checkers and EDIF documents can
  451.   be obtained by anonymous ftp from edif.cs.man.ac.uk (130.88.229.234) in
  452.   subdirectories of /pub/edif
  453.  
  454.   An electonic mailing list is available to people interested in EDIF and
  455.   for EDIF developers/programmers.  Send email to edif-support@cs.man.ac.uk
  456.   to be added.
  457.  
  458.   New files are being added, as we have time.  If you have any suggestions
  459.   for things which we should put up for FTP, please email us.
  460.  
  461.   We also need people to contribute example EDIF files, which can be made
  462.   publically available, to our collection, again please email us.
  463.  
  464.   (email address is:  edif-support@cs.man.ac.uk)
  465.  
  466. 7: What layout examples are available?
  467.  
  468.   From MUG:
  469.  
  470.   Analog neural network library of cells, 66-bit Manchester carry-skip
  471.   adder, static ram fabricated at 2-micron, an analog op amp, ftp
  472.   venera.isi.edu (128.9.0.32) Located in pub/mug.
  473.  
  474. 8: How can I get my lsi design fabbed and how much will it cost?
  475.  
  476.   See section on mosis fabrication services as well.
  477.  
  478.   (From chiang@m2c.org <Rit Chiang>) M2C can also provide low-cost, low-
  479.   volume prototyping fab services.  The current technology available to the
  480.   public is the  2um NWell single-poly double-metal process.
  481.  
  482.   For pricing information and fab schedule, please send e-mail to
  483.   hotline@m2c.org.
  484.  
  485.   (From MUG 20 George Lewicki of Orbit Semiconductor)
  486.  
  487.   Orbit Semiconductor operates an integrated circuit prototyping service
  488.   that accepts designs each week for all of its processes.  The service is
  489.   available to both U.S. and non-U.S. designers. In- quiries about the
  490.   FORESIGHT prototyping service should be ad- dressed to George Lewicki.
  491.   Designs can now be submitted directly via email.
  492.  
  493.               Orbit Semiconductor, Inc.
  494.               1215 Bordeaux Drive
  495.               Sunnyvale, CA 94089
  496.               TEL: (408)-744-1800
  497.               FAX: (408)-747-1263
  498.               Email: foresight@orbsemi.com
  499.  
  500.   (Contributed by Don Bouldin of the University of Tennessee)
  501.  
  502.   Recently, I contacted several foundries to determine  which  com- panies
  503.   are  interested  in fabricating small to moderate lots of wafers for cus-
  504.   tom CMOS designs.  I believe many of the readers of this  column are
  505.   designers who wish to have fabricated only 1,000 to 20,000 parts per
  506.   year.  There are currently several  prototyp- ing  services  (e.g. MOSIS
  507.   and Orbit) that can produce fewer than 100 parts for about $100 each and
  508.   there are  also  several  foun- dries  which  are willing to produce
  509.   100,000 custom parts for $5- $20 each (depending on the die size and
  510.   yield).  My  purpose  was to  identify  those companies filling the large
  511.   gap between these two services.
  512.  
  513.   The prices in the table below are a result of averaging the  data sup-
  514.   plied by four foundries.  The raw data varied by more than +/- 40% so the
  515.   information should be used only in the early stages of budgetary  plan-
  516.   ning.   Once  the design specifications are fairly well known, the
  517.   designer should contact one or more foundries  to obtain  specific
  518.   budgetary  quotes.  As the design nears comple- tion, binding quotes can
  519.   then be obtained.
  520.  
  521.   The following assumptions were made by the foundries:
  522.  
  523.   All designs will require custom CMOS wafer  fabrication  using  a
  524.   double-metal, single-poly process with a feature size between 2.0 and 1.2
  525.   microns.  The designs may contain some  analog  circuitry and  some  RAM
  526.   so the yield has been calculated pessimistically.  The dies will be pack-
  527.   aged and tested at 1  MHz  using  a  Sentry- type digital tester for 5-10
  528.   seconds per part.  The customer will furnish the test vectors.
  529.  
  530.           Piece Price includes Wafer Fabrication+Die Packaging+Part Testing
  531.           Size        Package                      Quantity
  532.  
  533.                                  |1,000 | 5,000 | 10,000 | 20,000  |100,000
  534.           -----------------------------------------------------------------
  535.           2 mm x 2 mm; 84 PLCC:  | $ 27 | $  6  |  $  5  |  $  4   | $  3 |
  536.           5 mm x 5 mm; 84 PLCC:  | $ 31 | $ 12  |  $  8  |  $  7   | $  6 |
  537.           5 mm x 5 mm; 132 PGA:  | $ 49 | $ 30  |  $ 25  |  $ 22   | $ 18 |
  538.           7 mm x 7 mm; 132 PGA:  | $ 65 | $ 44  |  $ 36  |  $ 31   | $ 27 |
  539.  
  540.           Lithography charges:  $ 20,000 - $ 40,000
  541.           Preferred Formats:  GDS-II or  CIF Tapes
  542.           Additional charges for Second-Poly:  $ 5,000
  543.  
  544.  
  545.   (This is from MUG 19, there is also a list of foundries that these prices
  546.   were derived from.  In the interested of saving space, I have ommitted
  547.   the list.  The list is available from MUG's ftp site included in MUG
  548.   newsletter #19.)
  549.  
  550. 9: Mosis fabrication services.
  551.  
  552.   (From Mosis) Information is available from mosis for pricing and fab
  553.   schedules through an automatic email system:
  554.  
  555.   Mail to mosis@mosis.edu with the message body as follows:
  556.  
  557.           REQUEST: INFORMATION
  558.           TOPIC: TOPICS
  559.           REQUEST: END
  560.  
  561.   for general information and a list of available topics.
  562.  
  563.   If you need to contact a person at mosis, you may mail to mosis@mosis.edu
  564.   with REQUEST: ATTENTION.
  565.  
  566.   Also anonymous ftp is available. ftp to ftp.mosis.edu.  This is a dupli-
  567.   cation of all files that are available from the mail server.
  568.  
  569.   (From MUG 20 Contributed by Don Bouldin of the University of Tennessee)
  570.  
  571.   Multi-project fabrication of BICMOS designs are already available to
  572.   European universities via CMP and to Canadian universities via the Cana-
  573.   dian Microelectronic Corporation.  However, in the United States, the
  574.   demand for BiCMOS fabrication via MOSIS has not been considered signifi-
  575.   cant.  MOSIS is currently planning to start offering 0.5-micron BiCMOS
  576.   during the first quarter of 1994. This will have a core voltage operation
  577.   of 3.3v and a clock frequency in the range of 220-250Mhz.  MOSIS is
  578.   interested in seeing if a larger demand exists in the community than
  579.   expressed so far.
  580.  
  581.   If you would like to have BiCMOS available before 1994, please send a
  582.   short note to mosis@mosis.edu (with a copy to bouldin@sun1.engr.utk.edu)
  583.   using the following format.
  584.  
  585.                REQUEST:  ATTENTION
  586.                           .
  587.                           .
  588.                    your message goes here
  589.                           .
  590.                           .
  591.                REQUEST: END
  592.  
  593.  
  594.   (From MUG 20 and Chris Donham of the University of Pennsylvania)
  595.  
  596.   Support for mosis technologies under Cadence Analog Artist 2.4 is avail-
  597.   able as is from University of Pennsylvania.  This includes DRC, LVS, EXT,
  598.   and a beginner's guide.  Currently they are working on support for Opus
  599.   4.2.  The files supporting Artist 2.4 are currently available via
  600.   anonymous FTP.  Penn is not affiliated with MOSIS, except as a satisfied
  601.   customer, and as a result, NO WARRANTY IS EXPRESSED OR IMPLIED WITH
  602.   REGARDS TO THE FILES, OR THEIR FITNESS FOR ANY USE.  Use the files at
  603.   your own risk.  To obtain the files, FTP to axon.ee.upenn.edu
  604.   (130.91.6.208), using the name "anonymous" and your mailing address as
  605.   the password.  The files are in the "pub" directory.
  606.  
  607.   Penn is in the process of switching from Artist 2.4 to Opus 4.2.  The
  608.   manual is being rewritten, and the support files are being updated.
  609.   Technology files supporting DRC, Extract, and Compare are currently in
  610.   beta-test.  If problems or bugs are detected, please send email to
  611.   "cadence@axon.ee.upenn.edu".
  612.  
  613. 10: Archive sites for comp.lsi.cad and comp.lsi
  614.  
  615.   (None of these are comprehensive archives, rather, they have about 3
  616.   postings each)
  617.  
  618.   comp.lsi.cad:
  619.   cnam.cnam.fr in /pub/Archives/comp.archives/auto/comp.lsi.cad
  620.   cs.dal.ca in /pub/comp.archives/comp.lsi.cad
  621.   srawgw.sra.co.jp in /.a/sranha-bp/arch/arch/comp.archives/auto/comp.lsi.cad
  622.  
  623. 11: Other newsgroups that relate to comp.lsi*
  624.  
  625.   alt.cad
  626.   comp.cad.cadence
  627.   comp.lang.verilog
  628.   comp.lang.vhdl
  629.   comp.sys.mentor
  630.   sci.electronics
  631.  
  632. 12: Simulation programs tips/tricks/bugs
  633.  
  634.   Berkeley spice:
  635.  
  636.   Pspice:
  637.  
  638.   Hspice:
  639.  
  640.   If your simulation won't converge for a given DC input, you can ramp the
  641.   input and print the DC operating point and then set the nodes that way
  642.   for future simulations.
  643.  
  644.   A number of documents are available for information on BSIM model parame-
  645.   ters: (from Mark Johnson, as posted to comp.lsi <mjohnson@netcom.com>)
  646.  
  647.   1. The very best written description I have seen is in a software manual.
  648.      The good news is that this manual is free; the bad news is that you
  649.      have to buy the multi-thousand-dollar program in order to get the free
  650.      manual.  The program is HSPICE from Meta-Software Inc (Campbell,
  651.      Calif., USA).  The HSPICE User's Manual, chapter 7, gives all the
  652.      details you'd ever want to know regarding BSIM parameters.
  653.  
  654.   2. The second best description I have seen of BSIM is in, strangely
  655.      enough, a manual for BSIM2 (!).  It is available from the University
  656.      of California at Berkeley.  Telephone (510)-643-6687 and they will
  657.      give you instructions on how to buy the manual.  (They'll probably
  658.      suggest that you might want to buy some software too).
  659.  
  660.              J.S. Duster, M.C. Jeng, P.K. Ko, and C. Hu, "Users
  661.              Guide for the BSIM2 Parameter Extraction Program and
  662.              the SPICE3 with BSIM Implementation"
  663.  
  664.   3. You can learn some things about BSIM parameters by reading about pro-
  665.      grams which extract the parameters from measured data.  UC Berkeley
  666.      offers several programs and manuals for this.  The one that I person-
  667.      ally prefer is
  668.  
  669.              M.C. Jeng, B.J. Sheu, and P.K. Ko: "BSIM Parameter
  670.              Extraction - Algorithms and User's Guide," Memo
  671.              No. UCB/ERL M85/79, 7 October 1985.
  672.  
  673.   4. Next, look at Sheu's Ph.D. thesis.  He is the guy who combined the
  674.      Bell Labs CSIM model with a bunch of other published equations, and
  675.      formulated BSIM.  It's available from the same phone number.
  676.  
  677.              B.J. Sheu, "MOS Transistor Modelling and Characterization
  678.              for Circuit Simulation", Memo No. UCB/ERL M85/85,
  679.              26 October 1985
  680.  
  681.   5. The worst description (in +my+ opinion of course) is unfortunately in
  682.      the most-accessible publication.  To save space in the journal they
  683.      left out some parameter discussions and (again in my opinion) produced
  684.      a disjointed, not-fully- informative paper.  Others may have different
  685.      views, naturally.
  686.  
  687.              B.J. Sheu, D.L. Scharfetter, P-K Ko, M-C Jeng, "BSIM:
  688.              Berkeley Short-Channel IGFET Model for MOS Transistors,"
  689.              IEEE Journal of Solid-State Circuits, Vol SC-22, No. 4,
  690.              August 1987, pp. 558-565.
  691.  
  692. 13: Getting the latest version of the FAQ:
  693.  
  694.   Mail to clcfaq@eecs.ucdavis.edu with the subject "send faq".
  695.  
  696.   If you wish to be added to the FAQ mailing list, send a note to
  697.   clcfaq@eecs.ucdavis.edu with subject heading 'Subscribe'. You will then
  698.   have the FAQ regularly emailed to the return address of the note. Like-
  699.   wise, use the subject heading 'Unsubscribe' to be removed from the list.
  700.  
  701. 14: Converting from/to GDSII/CIF/Magic
  702.  
  703.   Magic version 6.3 is capable of reading and writting to all three for-
  704.   mats.  (From the magic man page):
  705.  
  706.   calma [option] [args]
  707.  
  708.   This command is used to read and write files in Calma GDS II Stream for-
  709.   mat (version 3.0, corresponding to GDS II Release 5.1).  This format is
  710.   like CIF, in that it describes physical mask layers instead of Magic
  711.   layers.  In fact, the technology file specifies a correspondence between
  712.   CIF and Calma layers.  The current CIF out- put style (see cif ostyle)
  713.   controls how Calma stream layers are generated from Magic layers.
  714.  
  715.   cif [option] [args]
  716.  
  717.   Read or write files in Caltech Intermediate Form (CIF).
  718.  
  719. 15: CFI (CAD Framework Initiative Inc.)
  720.  
  721.   (From Randy Kirchhof <rkk@cfi.org>)
  722.  
  723.   For those of you who may be unfamiliar with our work, The CAD Framework
  724.   Initiative Inc. was formed in May 1988. We're located in Austin, TX,
  725.   although we're a distributed company. We're a  not-for- profit consortium
  726.   formed under the laws of the state of Delaware.  Our charter is to gain
  727.   consensus from industry users, the academic community, and vendors, to
  728.   develop guidelines for an industry acceptable CAD framework implementa-
  729.   tion.
  730.  
  731.   A CAD framework is a software infrastructure which provides a common
  732.   operating environment for CAD tools.  Through a framework, a user should
  733.   be able to launch and manage tools, create, organize, and manage data,
  734.   graphically view the entire design process and perform design management
  735.   tasks such as configuration management, version management, etc.
  736.  
  737.   CFI is well into the final stages prior to release 1.0. We recently
  738.   returned from the DAC convention in Anaheim, where there was an extraor-
  739.   dinary amount of interest shown in our Pilot project demonstrations. We
  740.   were able to demonstrate robust, working CFI-compliant software from a
  741.   large number of member companies.  Cooperation in our ongoing effort has
  742.   been very good from our outset.
  743.  
  744.   Also, please be aware that CFI has virtually all of our working documents
  745.   online, available via anonymous FTP to cfi.org. (192.138.153.1) There is
  746.   also an e-mailserver. Send an empty message to cfi-server@cfi.org. The
  747.   mail server & FTP use the same directory.
  748.  
  749.   CFI Release 1.0 is on schedule, up for final ballot in October and will
  750.   be formally released in December of this year. Many vendors will ini-
  751.   tially release CFI compliant software as early as 2Q 1993.  16: What syn-
  752.   thesis systems are there?
  753.  
  754.   Thanks to Simon Leung <sleung@sun1.atitech.ca>, Michel Berkelaar
  755.   <michel@ele.tue.nl>, Noritake Yonezawa <yonezawa@cs.uiuc.edu>, Donald A
  756.   Lobo <lobo@guardian.cs.psu.edu>, Greg Ward <gregw@bnr.ca>, Peter Duzy,
  757.   Robert Walker <walkerb@turing.cs.rpi.edu>
  758.  
  759.   ADPS
  760.   - Case Western Reserve University, USA
  761.   - scheduling and data path allocation
  762.   - Papachristou, C.A. et al.: "A Linear Program Driven Scheduling and
  763.     Allocation Method Followed by an Interconnect Optimization Algorithm",
  764.     Proc. of the 27th DAC, pp. 77-83, June 1990.
  765.  
  766.   ALPS/LYRA/ARYL
  767.   - Tsing Hua University
  768.   - scheduling and data path allocation
  769.   - Lee, J-H: et al.: "A New Integer Linear Programming Formulation of
  770.     the Scheduling Problem in Data Path Synthesis", Proc. of ICCAD89, pp.
  771.     20-23, November 1989.
  772.  
  773.   BDSYN
  774.   - University of California, Berkeley, USA
  775.   - FSM synthesis from DECSIM language for multilevel combination-logic
  776.     realization
  777.   - Brayton, R.: "Multiple-level Logic Optimization System",  Proc. of IEEE
  778.     ICCAD, Santa Clara, Nov. 1986
  779.  
  780.   BECOME
  781.   - AT & T Bell Labs, USA
  782.   - FSM synthesis from C-like language for PLA, PLD and standard cell realization
  783.   - Wei, R-S.: "BECOME: Behavior Level Circuit Synthesis Based on Structure
  784.     Mapping", Proc. of 25th ACM/IEEE Design Automation Conference, pp. 409-414,
  785.     IEEE, 1988
  786.  
  787.   BOLD
  788.   - logic optimization
  789.   - Bartlett, K. "Synthesis and Optimization of Multilevel Logic Under Timing
  790.     Constraints", IEEE Transactions on Computer-Aided Design, Vol 5, No 10,
  791.     October 1986
  792.  
  793.   BRIDGE
  794.   - AT & T Bell Labs, USA
  795.   - High-level synthesis FDL2-language descriptions
  796.   - Tseng: "Bridge: A Versatile Behavioral Synthesis System", Proc. of 25th
  797.     ACM/IEEE Design Automation Conference, pp. 415-420, IEEE, 1988
  798.  
  799.   CADDY
  800.   - Karlsruhe University, Germany
  801.   - behavioral synthesis from DSL-language, based on data-flow analysis
  802.   - Camposano, R.: "Synthesing Circuits From Behavioral Descriptions", IEEE
  803.     Transactions on Computer-Aided Design, Vol. 8, No. 2, February 1989
  804.  
  805.   CALLAS
  806.   - Siemens, Germany
  807.   - highlevel, algortihmic and logic synthesis (contains CADDY, see
  808.     above)
  809.   - Koster, M. et al.: "ASIC Design Using the High-Level Synthesis
  810.     System CALLAS: A Case Study", Proc. IEEE International Conference on
  811.     Computer Design (ICCD '90), pp. 141-146, Cambridge, Massachusetts,
  812.     Sept. 17-19, 1990
  813.  
  814.   CAMAD
  815.   - Linkoping University, Sweden
  816.   - scheduling, data path allocation and iteration from a Pascal subset
  817.   - Peng, Z.: "CAMAD: A Unified Data Path/ Control Synthesis
  818.     Environment", Proc. of the IFIP Working Conference on Design
  819.     Methodologies for VLSI and Computer Architecture, pp. 53-67, Sept.
  820.     1988.
  821.  
  822.   CARLOS
  823.   - Karlsruhe University, Germany
  824.   - multilevel logic optimization for CMOS realizations
  825.   - Mathony, H-J.: "CARLOS: An Automated Multilevel Logic Design System for
  826.     CMOS Semi-Custom Integrated Circuits", IEEE Transactions on Computer-Aided
  827.     Design, Vol 7, No 3, pp. 346-355, March 1988
  828.  
  829.   CATHEDRAL
  830.   - Univ. of Leuve, Phillips and Siemens, Belgium
  831.   - synthesis of DSP-circuits from algorithm descriptions
  832.   - De Man, H.: "Architecture-Driven Synthesis Techiques for VLSI Implementation
  833.     of DSP Algorithms", Proceedings of the IEEE, Vol. 78, NO. 2, pp. 319,
  834.     February 1990
  835.  
  836.   CATREE
  837.   - Univ. of Waterloo, Canada
  838.   - scheduling and data path allocation
  839.   - Gebotys, C.H.: "VLSI Design Synthesis with Testability", Proc. of
  840.     the 25th DAC, pp. 16-21, June 1988
  841.  
  842.   CHARM
  843.   - AT & T Bell Labs., USA
  844.   - data-path synthesis
  845.   - Woo, N-S.: "A Global, Dynamic Register Allocation and Binding for a
  846.     Data Path Synthesis System", Proc. of the 27th DAC, pp. 505-510, June 1990.
  847.  
  848.   CMU-DA (2)
  849.   - Carnagie-Mellon University, USA
  850.   - behavioral synthesis from ISPS
  851.   - Thomas, D.: "Linking the Behavioral and Structural Domains of Representation
  852.     for Digital System Design", IEEE Transactions on Computer-Aided Design, pp.
  853.     103-110, Vol. 6, No. 1, January 1987
  854.  
  855.   CONES
  856.   - AT & T Bell Labs, USA
  857.   - FSM synthesis, produces 2-level logic realizations (truth-table)
  858.   - Stroud, C.E.: "CONES: A System for Automated Synthesis of VLSI and
  859.     programmable logic from behavioral models", Proc. of IEEE ICCAD, Santa Clara,
  860.     Nov. 1986.
  861.  
  862.   DAGAR
  863.   - University of Texas, Austin, USA.
  864.   - scheduling and data-path allocation
  865.   - Raj. V.K.: "DAGAR: An Automatic Pipelined Microarchitecture
  866.     Synthesis System", Proc. of ICCD '89, pp. 428-431, October 1989.
  867.  
  868.   DELHI
  869.   - IIT
  870.   - design iteration, scheduling and data path allocation
  871.   - Balakrishnan, M. et al.: "Integrated Scheduling and Binding: A
  872.     Synthesis Approach for Design Space Exploration", Proc. of the 26th
  873.     DAC, pp. 68-74, June 1989
  874.  
  875.   DESIGN AUTOMATION ASSISTANT (DAA)
  876.   - AT & T Bell Labs, USA
  877.   - expert system for data path synthesis
  878.   - Kowalski, T.J. "The VLSI Desig Automation Assistant: An Architecture
  879.     Compiler", Silicon Compilation, pp. 122-152, Addison-Wesley, 1988
  880.  
  881.   ELF
  882.   - Carleton University, Canada
  883.   - scheduling and data path allocation
  884.   - Girczyc, E.F. et al.: "Applicability of a Subset of Ada as an
  885.     Algorithmic Hardware Description Language for Graph-Based Hardware
  886.     Compilation", IEEE Trans. on CAD, pp. 134-142, April 1985.
  887.  
  888.   EUCLID
  889.   - Eindhoven University of Technology, Netherlands
  890.   - logic synthesis
  891.   - Berkelaar, Michel R.C.M. and Theeuwen, J.F.M., "Real Area-Powe-Delay
  892.     Trade-off in the EUCLID Logic Synthesis System" , proceedings of the Custom
  893.     Integrated Circuits Conference 1990, Boston MA USA, pp 14.3.1 ff
  894.  
  895.   EXLOG
  896.   - NEC Corporation, Japan
  897.   - expert system, synthesizes gate level circuits from FDL descriptions
  898.   - M. Watanabe, et al.,: "EXLOG: An Expert System for Logic Synthesis in
  899.     Full-Custom VLSI Design", Proc. of 2nd Int. Conf. Application of Artificial
  900.     Intelligence, August 1987.
  901.  
  902.   FACE/PISYN
  903.   - General Electric, USA
  904.   - FACE: high-level synthesis tools and a tool framework, PISYN:
  905.     synthesis of pipelined architecture DSP systems (mostly)
  906.   - Smith, W.D. et al.: "FACE Core Environment: The Model and it's
  907.     Application in CAE/CAD Tool Development", Proc. of the 26th DAC, pp.
  908.     466-471, June 1989.
  909.  
  910.   FLAMEL
  911.   - Stanford University, USA
  912.   - data path and control-logic synthesis from Pascal description
  913.   - Trickey, H. "Flamel: A High-Level Hardware Compiler", IEEE Transactions
  914.     on Computer-Aided Design, Vol 6, No 2, March 1987.
  915.  
  916.   HAL
  917.   - Carleton University, Canada
  918.   - data path synthesis
  919.   - Paulin, P.: "Force-Directed Scheduling for the Behavioral Synthesis of
  920.     ASIC's", IEEE Transaction on Computer-Aided Design, pp. 661,
  921.     Vol. 8, No. 6, June 1989.
  922.  
  923.   HARP
  924.   - NTT, Japan
  925.   - scheduling and data path-allocation from FORTRAN
  926.   - Tanaka, T. et al.: "HARP: Fortran to Silicon", IEEE Trans. on CAD,
  927.     pp. 649-660, June 1989.
  928.  
  929.   HYPER
  930.   - UCB, USA
  931.   - synthesis for realtime applications (scheduling, allocation, module
  932.     binding, controller design)
  933.   - Chu, C-M. et al.: "HYPER: An Interactive Synthesis Environment for
  934.     Real Time Applications", Proc. of ICCD '89, pp. 432-435, October 1989
  935.  
  936.   IMBSL/RLEXT
  937.   - Univ. of Illinois, USA
  938.   - data-path allocation, RTL-level design
  939.   - Knapp D.W.: "Manual Rescheduling and Incremental Repair of Register
  940.     Level Data Paths", Proc. of ICCAD '89, pp.58-61, November 1989.
  941.  
  942.   LSS (Logic Synthesis System)
  943.   - IBM, USA
  944.   - logic synthesis and optimization from many RTL-languages
  945.   - Darringer, J. et al. "LSS: A System for Production Logic Synthesis",
  946.     IBM Journal of Research and Developement, vol. 28, No. 5, pp. 272-280,
  947.     Sept 1984.
  948.  
  949.   MAHA
  950.   - University of Southern California, USA
  951.   - data path synthesis
  952.   - Parker, A.C. "MAHA: A Program for Data Path Synthesis", Proc. 23rd ACM/IEEE
  953.     Design Automation Conference, pp. 252-258, IEEE 1986.
  954.  
  955.   MIMOLA
  956.   - University of Dortmund, Germany
  957.   - scheduling, data-path allocation and controller design
  958.   - Marwedel, P. "Matching System And Component Behavior in MIMOLA
  959.     Synthesis Tools", Proc. of EDAC '90, pp. 146-156, March 1990.
  960.  
  961.   MIS (II/MV)
  962.   - University of California, Berkeley, USA
  963.   - multilevel/multivalued  logic optimization
  964.   - Brayton, R.K. "MIS: A Multiple-Level Logic Optimatization System",
  965.     IEEE Transactions on Computer-Aided Design, Vol. 6, No. 6, November 1987.
  966.     pp. 1062-1081
  967.  
  968.   OLYMPUS/HERCULES
  969.   - Stanford University, USA
  970.   - behavioral synthesis from C-language (HERCULES), logic and physical
  971.     synthesis
  972.   - De Micheli, G.: "HERCULES - A System for High-Level Synthesis", Proceedings
  973.     of the 25th ACM/IEEE Design Automation Conference, pp. 483-488, IEEE 1988
  974.  
  975.   SEHWA
  976.   - University of Southern California, USA
  977.   - pipeline-realizations from behavioral descriptions
  978.   - Park, N. "SEWHA: A Program for Synthesis of Pipelines", Proc. 23rd ACM/IEEE
  979.     Design Automation Conference, pp. 454-460, IEEE 1986.
  980.  
  981.   SIEMENS' SYNTHESIS SYSTEM
  982.   - Siemens, Germany
  983.   - partitioning, data path allocation and scheduling
  984.   - Scheichenzuber, J. et al.: "Global Hardware Synthesis from
  985.     Behavioral Dataflow Descriptions", Proc. of the 27th DAC, pp. 456-461,
  986.     June 1990.
  987.  
  988.   SOCRATES
  989.   - General Electric, University of Colorado, USA
  990.   - expert system
  991.   - logic optimization and mapping for different technologies
  992.   - de Geus, A.J., "The Socrates Logic Synthesis and Optimization System",
  993.     Design Systems for VLSI Circuits, pp. 473-498, Martinus Nijhoff Publishers,
  994.     1987.
  995.  
  996.   SPAID
  997.   - Universty of Waterloo, Canada
  998.   - DSP-synthesis for silicon compiler realizations
  999.   - Haroun, B.: "Architectural Synthesis for DSP Silicon Compilers", IEEE
  1000.     Transactions on Computer-Aided Design, pp. 431-447, Vol. 8, No 4, April 1989.
  1001.  
  1002.   SYNFUL
  1003.   - Bell-Northern Research, Canada
  1004.   - RTL and FSM synthesis for a production environment
  1005.   - G. Ward, "Logic Synthesis at BNR: A SYNFUL Story", Proceedings
  1006.     Canadian Conference on Very Large Scale Integration, October 1990.
  1007.  
  1008.   SYSTEM ARCHITECT'S WORKBENCH
  1009.   - Carnagie-Mellon University, USA
  1010.   - behavioral synthesis
  1011.   - Thomas, D. "The System Architect's Workbench", Proceedings of the 25th
  1012.     ACM/IEEE Design Automation Conference, pp. 337-343, IEEE 1988
  1013.  
  1014.   UCB'S SYNTHESIS SYSTEM
  1015.   - UCB, USA
  1016.   - transformations, scheduling and data path allocation
  1017.   - Devadas, S.: "Algorithms for Hardware Allocation in Data Path
  1018.     Synthesis", IEEE Trans. on CAD, pp. 768-781, July 89
  1019.  
  1020.   SPLICER
  1021.   - University of Illinois, USA
  1022.   - scheduling and data-path allocation
  1023.   - Pangrle, B.M.: "Splicer: A Heuristic Approach to Connectivity
  1024.     Binding", Proc. of the 25th DAC, pp. 536-541, June 1988.
  1025.  
  1026.   V COMPILER
  1027.   - IBM, USA
  1028.   - scheduling and data path allocation from V-language
  1029.   - Berstis, V: "The V Compiler: Automatic Hardware Design", IEEE Design
  1030.     and Test, pp. 8-17, April 1989.
  1031.  
  1032.   VSS
  1033.   - Univ. of California at Irvine, USA
  1034.   - transformations, scheduling and data path allocation from VHDL to
  1035.     MILO
  1036.   - Lis, J. et al.: "Synthesis from VHDL", Proc. ICCD'88, pp. 378-381,
  1037.     October 1988.
  1038.  
  1039.   YORKTOWN SILICON COMPILER
  1040.   - IBM T.J.Watson Research Centre, USA
  1041.   - data path synthesis, logic synthesis etc.
  1042.   - Brayton, R.K., et al. "The Yorktown Silicon Compiler", Silicon Compilation,
  1043.     pp. 204-311, Addison-Wesley, 1988
  1044.  
  1045. 17: What free tools are there available, and what can they do?
  1046.  
  1047.   (This section can be viewed as a cross reference to the detailed descrip-
  1048.   tion of software that follows.)
  1049.  
  1050.     Analog VLSI and Neural Systems: Caltech VLSI CAD Tools
  1051.  
  1052.     Automated place and route: octtools, Lager
  1053.  
  1054.     Digital design environment: Galaxy CAD
  1055.  
  1056.     Lsi (polygon) schematic capture: magic, octtools(vem)
  1057.  
  1058.     Layout Verification: caltech tools (netcmp), gemini (Washington
  1059.     Univerity), wellchk (MUG)
  1060.  
  1061.     PCB auto/manual place and route: PADS pcb, PCB (Just for testing lsi
  1062.     designs, of course :)
  1063.  
  1064.     Simulation: irsim(comes with magic), esim, pspice, isplice3, watand,
  1065.     switcap2
  1066.  
  1067.     Synthesis: octtools, blis, Lager, item, (see section on synthesis)
  1068.  
  1069.     Standard schematic capture: PADS logic, PSPICE for windows
  1070.  
  1071. 18: What Berkeley Tools are available for anonymous ftp?
  1072.  
  1073.   available from ic.berkeley.edu: (pub)
  1074.  
  1075.   adore: switched capacitor layout generator.  (Requires Octtools 5.1 to
  1076.   compile.)
  1077.  
  1078.   bdd:
  1079.  
  1080.   road: analog layout router
  1081.  
  1082.   sis: simplifies both sum-of-products and generic multi-level boolean
  1083.   expressions; it includes many tools including espresso, bdd
  1084.  
  1085.   ext2spice: enhanced ext2spice for use with magic
  1086.  
  1087.   available from gatekeeper.dec.com: (pub/misc)
  1088.  
  1089.   espresso: simplifies sum-of-products boolean expressions
  1090.  
  1091. 19: What Berkeley Tools are available through ILP?
  1092.  
  1093.   (From MUG 20 Contributed by Carol Block of U. C. Berkeley)
  1094.  
  1095.   A new version of the popular circuit simulator, Spice3F2, is now avail-
  1096.   able from the Industrial Liaison Program (ILP) Office at the University
  1097.   of California, Berkeley.  A new release of Octtools will be forthcoming
  1098.   in 1993. Enclosed is a list of software distributed by this office.
  1099.  
  1100.   Adore, BBL.2, Berkeley Building-Block Layout System, Berkeley Computer
  1101.   Integrated Manufacturing System, Parameter Extraction Program for BSIM,
  1102.   Parameter Extraction for BSIM2, Bear-FP, Bert, BLIS, Spice 2G with BSIM
  1103.   Implementation, Cider, Ditroff/Gremlin, Ecstasy, EDIF 2 0 0, Elogic,
  1104.   ES1:Electrostatis 1-Dimensional Periodic Plasma, Franz Lisp, Gabriel,
  1105.   Glitter, IBC: Traveling-Wave-Tube Simulation, IEEE-754 Test Vector, Jsim,
  1106.   Jspice, Lanso, Magic-X11R3-Patch, Magic 1990 Decwrl/Livermore Release,
  1107.   Mahjong, Mighty, Octtools, Parmex Pix-Parmex, Plasma Device Simulation
  1108.   Codes, PLA Tools, Proteus, Ptolemy, Relax, Ritual, Sample, Sample-3D,
  1109.   Additional SAMPLE Documentation, Simpl-IPX and Simpl System 5, SIS, SPAM,
  1110.   Sparse, Spectre, Spice 2G6, Spice 3F2, Additional SPICE Documentation,
  1111.   Splat, Splice 3.0, Supercrystal, SWEC, Tempest, TimberWolf 3.2, Tsize,
  1112.   1986 VLSI Tools, Wombat.
  1113.  
  1114.   Within a few weeks, a new catalog will be available via anonymous FTP.
  1115.   Users will also be able to obtain forms, ordering instruc- tions and some
  1116.   software via this  means.   Generally,  recipients will  have  to com-
  1117.   plete an Agreement Form and pay a documentation and handling fee of about
  1118.   $250 per program.
  1119.  
  1120.   ILP can now distribute most of  its  programs  in  a  variety  of media,
  1121.   including: QIC-120, QIC-150, QIC-320, 8mm (2.2 gig), TK 50 (DEC tape for-
  1122.   mat), 9-track 1600 bpi and 9-track 6250  bpi.   Visa and  Mastercard ord-
  1123.   ers will be accepted on-line by 1993.  Most of the software may be freely
  1124.   redistributed either within an organi- zation  or  to other organiza-
  1125.   tions, both within the United States and abroad, subject to the certain
  1126.   restrictions,  including  all U.S.   Government restrictions, particu-
  1127.   larly those concerning ex- port.
  1128.  
  1129.           For additional information, contact:
  1130.  
  1131.                Industrial Liaison Program
  1132.                205 Cory Hall
  1133.                Software Distribution Office
  1134.                University of California at Berkeley
  1135.                Berkeley, CA  94720
  1136.  
  1137.                TEL: (510) 643-6687
  1138.                FAX: (510) 643-6694
  1139.                ilpsoftware@hera.berkeley.edu
  1140.  
  1141. 20: Berkeley Spice (Current version 3f2)
  1142.  
  1143.   (From spice_info on ic.berkeley.edu)
  1144.  
  1145.     Acquiring Spice 3f2
  1146.  
  1147.   For more information on how to acquire Spice3f2, please send your physi-
  1148.   cal mailing address to "ilpsoftware@berkeley.edu" and request a software
  1149.   catalog.  This will give you all of the necessary information for order-
  1150.   ing Spice3f2 and other Berkeley CAD software, including an order form and
  1151.   use agreements.  At last check, the cost for spice3f2 was $250.00 (this
  1152.   price may change without notice).
  1153.  
  1154.     Systems supported and Formats Supplied
  1155.  
  1156.       Spice3f2 has been compiled on the following systems:
  1157.           Ultrix 4, RISC or VAX
  1158.           SunOS 4, Sun3 or Sun4
  1159.           AIX V3, RS/6000
  1160.           HP-UX 8.0, 9000/700
  1161.           MS-DOS on the IBM PC, using MicroSoft C 5.1 or later
  1162.  
  1163.   The following systems have been successfully tested either in the past or
  1164.   by someone outside of UC Berkeley.
  1165.  
  1166.           Dynix 3.0, Sequent Symmetry or Balance (does _not_ take advantage of
  1167.                   parallelism)
  1168.           HP-UX 7.0, 9000/300
  1169.           Irix 3.2, SGI Personal Iris
  1170.           NeXT 2.0
  1171.           Apple MacIntosh, Using Think C
  1172.  
  1173.   Spice3f2 is distributed in source form only.  The C compiler "gcc" has
  1174.   been used successfully to compile spice3f2, as well as the standard com-
  1175.   pilers for the systems listed above.
  1176.  
  1177.   Spice3 displays graphs under X11, PostScript, or a graphics-terminal
  1178.   independent library, or as a crude, spice2-like line-printer plot.  On
  1179.   the IBM PC, CGA, EGA, and VGA displays are supported through the Micro-
  1180.   Soft graphics library.  Note in particular that there is no Suntools
  1181.   interface.
  1182.  
  1183.   Note the the X11 interface to Spice3 expects realease 4 or later, and
  1184.   requires the "Athena Widgets Toolkit" ("Xaw") which may be available only
  1185.   in the "unsupported" portion of your vendor software.  A version of
  1186.   "OpenWindows" has problems due to undefined routines during linking --
  1187.   linking with a null copy of these routines has reportedly worked, but
  1188.   "OpenWindows" has not been tested in any way for this release.
  1189.  
  1190.   Note that for practical performance a math co-processor is required for
  1191.   an IBM PC based on the 286 processor.  A math co-processor is also recom-
  1192.   mended for the more advanced IBM PC systems.
  1193.  
  1194.   (from posting to comp.lsi.cad) The Windows NT port of spice3e2, Spice32,
  1195.   is available via ftp from site ftp.cica.indiana.edu, /pub/pc/win3/nt.
  1196.   Filename is spice100.zip. A similar port of nutmeg is included.
  1197.  
  1198.   The Unix distribution comes on 1/2" 9-track tape in "tar" format, TK50
  1199.   tape (DEC tape), or QIC-150 1/4" cartridge tape (Sun cartridge tape).
  1200.   The MS-DOS distribution comes on several 3.5" floppy diskettes (both high
  1201.   and low density) in the standard MS-DOS format.  The contents of both
  1202.   distributions are identical, including file names.
  1203.  
  1204.     New features in 3f2
  1205.  
  1206.   The following is a list of new features and fixes from the previous major
  1207.   release of Spice3 (3e.2) (see the user's manual for details):
  1208.  
  1209.                   AC and DC Sensitivity.
  1210.                   MOS3 discontinuity fix ("kappa").
  1211.                   Added a new JFET fitting parameter.
  1212.                   Minor initial conditions fix.
  1213.                   Rewritten or fixed "show" and "trace" commands.
  1214.                   New interactive commands "showmod" and "alter".
  1215.                   Minor bug-fixes to the Pole-Zero analysis.
  1216.                   Miscellaneous bug fixes in the front end.
  1217.  
  1218.               Additional features since release 3d.2 are:
  1219.                   Lossy transmission line model (not available under MS-DOS).
  1220.                   Proper calculation of sheet resistance in MOS models.
  1221.                   A new command ("where") to aid in debugging troublesome
  1222.                           circuits.
  1223.                   Smith-chart plots improved.
  1224.                   Arbitrary sources in subcircuits handled correctly.
  1225.                   Arbitrary source reciprocal calculations and DC biasing
  1226.                           now done correctly.
  1227.                   Minor bug-fixes to the Pole-Zero analysis.
  1228.                   Miscellaneous bug fixes in the front end.
  1229.  
  1230.     A Note on Version Numbering
  1231.  
  1232.   Spice versions are numbered "NXM", where "N" is a number representing the
  1233.   major release (as in re-write), "X" is a letter representing a feature
  1234.   change reflected by a change in the documentation, and "M" is a number
  1235.   indicating a minor revision or bug-patch number.
  1236.  
  1237.     FTP Access and Upgrades
  1238.  
  1239.   There is no anonymous ftp access for the Spice3 source.  The manual for
  1240.   spice3f2 (in it's postscript format) is available via anonymous ftp from
  1241.   "ic.berkeley.edu" in the directory "pub/spice3/um.3f.ps/".  If you are
  1242.   interested in the troff/me source, contact the email address below (the
  1243.   "make" files and whatnot are somewhat cumbersome for the manual).
  1244.  
  1245.   Patches or upgrades for Spice3 are _not_ normally supplied, however we
  1246.   have made exceptions to this rule, particularly in the case of minor ver-
  1247.   sion changes (such as 3f2 to 3f3).
  1248.  
  1249.     Email Address for Problems
  1250.  
  1251.   Please direct technical inquiries to "spice@berkeley.edu" or "spice-
  1252.   bugs@berkeley.edu" (for now these addresses are the same), and ordering
  1253.   or redistribution queries to "ilpsoftware@berkeley.edu".  If you find
  1254.   that your email to "spice" or "spice-bugs" doesn't get a response in a
  1255.   few days, resend your message.
  1256.  
  1257. 21: Octtools (Current version 5.1)
  1258.  
  1259.   (From the ANNOUNCE-5.1 that comes with it)
  1260.  
  1261.   Octtools is a collection of programs and libraries that form an
  1262.   integrated system for IC design.  The system includes tools for PLA and
  1263.   multiple-level logic synthesis, state assignment, standard-cell, gate-
  1264.   matrix and macro-cell placement and routing, custom-cell design, circuit,
  1265.   switch and logic-level simulation, and a variety of utility programs for
  1266.   manipulating schematic, symbolic, and geometric design data.  Most tools
  1267.   are integrated with the Oct data manager and the VEM user interface.
  1268.  
  1269.   The software requires UNIX, the window system X11R4 including the Athena
  1270.   Widget Set. The design manager VOV and a few other tools require the C++
  1271.   compiler g++.
  1272.  
  1273.   Octtools-5.1 have been built and tested on the following combinations of
  1274.   machines and operating systems: DECstation 3100, 5000 running Ultrix 4.1
  1275.   and 4.2; DEC VAX running Ultrix 4.1 and 4.2; Sun 3 and 4 running OS 4.0
  1276.   and Sun SparcStation running OS 4.0.  The program has been tried on the
  1277.   following machines, but is not supported: Sequent Symmetry, IBM RS/6000
  1278.   running AIX 3.1.
  1279.  
  1280.   To obtain a copy of Octtools 5.1 (8mm, tk50, or 1/4inch cartridge QIC150)
  1281.   and a printed copy of the documentation) for a $250 distribution charge,
  1282.   see section on Berkeley ILP.
  1283.  
  1284.   Questions may be directed to octtools@ic.berkeley.edu.
  1285.  
  1286. 22: Lager (Current version 4.0):
  1287.  
  1288.   (From MUG 18)
  1289.  
  1290.   The LAGER system is a set of CAD tools for performing parameterized VLSI
  1291.   design with a slant towards DSP applications (but not limited to DSP
  1292.   applications).  A standard cell library, datapath library, several module
  1293.   generators and several pad libraries comprise the cell library.  These
  1294.   tools and libraries have originated from UC Berkeley, UCLA, USC, Missis-
  1295.   sippi State, and ITD.  The tool development has been funded by DARPA
  1296.   under the Rapid Prototyping Contract headed by Bob Brodersen (UC Berke-
  1297.   ley).  LAGER 3.0 was described in MUG 15.
  1298.  
  1299.   Send email to reese@erc.msstate.edu if you are interested in obtaining
  1300.   the toolset via FTP. If you cannot get the distribution via ftp then send
  1301.   one 1/4" 600 ft. tape OR an 8 mm tape (Exabyte compatible) to Bob Reese
  1302.   by phone at (601)-325-3670 or at one of the following addresses:
  1303.  
  1304.           (US Mail Address)
  1305.           P.O. Box 6176
  1306.           Mississippi State, MS 39762
  1307.  
  1308.           (FEDEX)
  1309.           2 Research Boulevard
  1310.           Starkville, MS 39759
  1311.  
  1312.  
  1313.   Be sure to include a return FEDEX waybill we can use to ship your tape
  1314.   back to you. Instead of sending a tape and FEDX waybill, you can also
  1315.   just send us a check for $75 and we will send you back a tape.  Make the
  1316.   check payable to Mississippi State Univ.  The tape will be written on a
  1317.   high density tape drive (150 Mb).  Older low density SUN tape drives (60
  1318.   Mb) cannot read this format so you need to have access to one of SUN's
  1319.   newer tape drives.
  1320.  
  1321. 23: BLIS (Current version 2.0):
  1322.  
  1323.   (From their announcement posted here)
  1324.  
  1325.   BLIS (Behavior-to-Logic Interactive Synthesis) is an environment for the
  1326.   synthesis of digital circuits from high-level descriptions.  Version 2.0
  1327.   supports functional-level synthesis starting from the ELLA hardware
  1328.   description language.  Other languages can easily be supported by inter-
  1329.   facing a parser to the internal data-flow representation of BLIS.
  1330.  
  1331.   BLIS is distributed through the Industrial Liason's Program (ILP) Office
  1332.   of the UCB EECS department.  The cost of $250 covers media and distribu-
  1333.   tion charges.  Binaries are provided for SUN4 and DEC MIPS architectures
  1334.   but BLIS should compile on most other machines supported by the GNU C and
  1335.   C++ compilers (e.g. HP, vax, etc).  ELLA language documentation and simu-
  1336.   lator are not supplied with the BLIS distribution, but can be obtained
  1337.   from Computer General.
  1338.  
  1339. 24: COSMOS and BDD
  1340.  
  1341.   (From their announcement posted here)
  1342.  
  1343.                 Obtaining and installing COSMOS and BDD.
  1344.  
  1345.   The COSMOS package generates switch-level simulators for MOS circuits.
  1346.   The BDD package is a subset of COSMOS providing a set of library routines
  1347.   for symbolic Boolean manipulation.
  1348.  
  1349.   To obtain a copy of either COSMOS or BDD via FTP:
  1350.  
  1351.   1. Create an appropriate subdirectory.  For COSMOS, you may want to
  1352.      create a symbolic link /usr/cosmos to this directory, although this is
  1353.      not essential.
  1354.  
  1355.   2. Connect to the subdirectory
  1356.  
  1357.   3. FTP to n3.sp.cs.cmu.edu (login anonymous, password
  1358.      yourname@your.host.name)
  1359.  
  1360.   4. Type:
  1361.  
  1362.              cd /usr/cosmos/ftp
  1363.              ls
  1364.  
  1365.   5. Select which version of the code you want.  The files are named
  1366.      bdd.XXX.YYY.tar.Z and cosmos.XXX.YYY.tar.Z, where XXX.YYY is the ver-
  1367.      sion number.  Generally you should select the highest numbered ver-
  1368.      sion.
  1369.  
  1370.   6. 6. Type:
  1371.              get <FILE> (where <FILE> is the file name of the selected ver-
  1372.      sion).
  1373.              get README
  1374.              quit
  1375.  
  1376.  
  1377.   7. Follow the instructions in README
  1378.  
  1379.   8. Send the following information to cosmos@cs.cmu.edu
  1380.  
  1381.              Your name
  1382.              Your postal address
  1383.              Your net address
  1384.              The file retrieved
  1385.              The date of your retrieval
  1386.  
  1387.   COSMOS and BDD are made available with the understanding that no part of
  1388.   it will be redistributed further without permission.
  1389.  
  1390.   Last updated 18 July 1991 by Derek Beatty.
  1391.  
  1392.   25: ITEM
  1393.  
  1394.   (Taken from the item.news file contained in the package:)
  1395.  
  1396.   The first public release of ITEM, UCSC's logic minimizer using if-then-
  1397.   else DAGs, was made 2 January 1991.  The system is available by anonymous
  1398.   ftp from ftp.cse.ucsc.edu, in directory pub/item as a compressed tar
  1399.   archive (item.tar.Z).  Also available are tech reports about the algo-
  1400.   rithms and data structures (88-28, 88-29, and 90-43).
  1401.  
  1402.   ITEM can also be found at ftp.cse.ucsc.edu in the pub/item directory.
  1403.  
  1404. 26: PADS logic/PADS PCB:
  1405.  
  1406.   While this is a commercial product, they have just recently made avail-
  1407.   able a shareware version.  This version is fully functional and indenti-
  1408.   cal to their schematic capture and PCB autoplace and route software
  1409.   except that it is limited to about 50 components.  It is available for
  1410.   IBM PC/PC compatibles directly from PADS, or from anynonmous ftp at
  1411.   several sites including wuarchive.wustl.edu in
  1412.   /mirrors/msdos/cad/pads*.zip.  There is a $50 registration fee if you
  1413.   would like to get future updates from them.
  1414.  
  1415. 27: Another PCB Layout Package:
  1416.  
  1417.   (from Randy Nevin <randyn@microsoft.com>:)
  1418.  
  1419.   I'm distributing a freely-copyable software package to do autorouting of
  1420.   (1- and 2-layer) printed circuit boards on a PC or compatible. It is
  1421.   written in C (with a little .asm), and all source code is included. There
  1422.   is an autorouter, a board viewer, a rat nest viewer, and some output
  1423.   filters which generate postscript and hp laserjet output files. There is
  1424.   no charge, but I maintain the copyright (it is not public domain). If you
  1425.   want to read about it, I published an article on autorouting algorithms
  1426.   in the sept '89 dr. dobb's journal. ega is required (for the viewing pro-
  1427.   grams). If you'd like to get the software, send me a stamped, self-
  1428.   addressed floppy mailer and a floppy. I can handle 5.25" 360K or 1.2M, or
  1429.   3.5" 1.4M, but if you send 360K there is some extra code that I won't be
  1430.   able to fit on the disk, so high density is better.
  1431.  
  1432.   I developed this software at home on my own time, and it is not related
  1433.   to what I do for my employer, so I will not use my employer's email
  1434.   resource to distribute it. however, it is available for anonymous ftp
  1435.   access on wsmr-simtel20.army.mil in PD1:<MSDOS.CAD>PCB.ARC, last I heard.
  1436.   I do not keep simtel up to date. But the version there is useable, and
  1437.   does include all source code.
  1438.  
  1439.           Randy Nevin
  1440.           24135 SE 16th PL
  1441.           Issaquah, WA 98027
  1442.  
  1443.  
  1444. 28: Magic (Current version 6.3):
  1445.  
  1446.   This is a polygon based lsi layout editor.  It is capable of reading and
  1447.   writing magic, calma (version 3.0, corresponding to GDS II Release 5.1),
  1448.   and cif.  It is available for anonymous ftp from gatekeeper.dec.com in
  1449.   /pub/DEC/magic.
  1450.  
  1451. 29: PSpice:
  1452.  
  1453.   This is a commercial product, however, they do have a student version
  1454.   that is available (limited to around 16 transistors).
  1455.