home *** CD-ROM | disk | FTP | other *** search
/ NetNews Usenet Archive 1992 #30 / NN_1992_30.iso / spool / comp / arch / 11721 < prev    next >
Encoding:
Internet Message Format  |  1992-12-16  |  4.2 KB

  1. Path: sparky!uunet!cs.utexas.edu!sun-barr!sh.wide!fgw!fdm!flab!aquarius!yamashita
  2. From: yamashita@ulsi.flab.fujitsu.co.jp (Koichi Yamashita)
  3. Newsgroups: comp.arch
  4. Subject: ISSCC93 Short Course
  5. Message-ID: <YAMASHITA.92Dec17105308@cross.ulsi.flab.fujitsu.co.jp>
  6. Date: 17 Dec 92 01:53:08 GMT
  7. Sender: news@aquarius.ulsi.flab.fujitsu.co.jp
  8. Distribution: comp
  9. Organization: Fujitsu Laboratories Ltd., Atsugi, Japan.
  10. Lines: 86
  11. Nntp-Posting-Host: cross
  12.  
  13.  
  14. *** 1993 IEEE International Solid-State Circuits Conference ***
  15.  
  16. =====================================
  17.  The First Annual ISSCC Short Course
  18. =====================================
  19.  
  20. INTRODUCTION to COMPUTER ARCHITECTURE
  21.  
  22. February 23, 1993
  23. San Francisco Marriott Hotel
  24.  
  25. Course Objective: This course is a tutorial on computer architecture.
  26. No prior knowledge of the subject is assumed.  Upon completion of the
  27. course the attendee will understand the basic issues facing the
  28. computer architect as well as the likely directions of future computer
  29. architectural developments.
  30.  
  31. Who Should Take This Course: Individuals with little or no background
  32. in computer architecture who are working in design or managing design
  33. of microprocessor components or systems.
  34.  
  35. Course Outline:
  36.       Overview (Jouppi)
  37. Introduction: (Storage Hierarchy Overview, Bandwidth vs.  Latency
  38. Performance Equation, Amdahl's Law). Instruction-Set Architectures
  39. (Load Store vs.  Memory, Memory Addressing, RISC vs. CISC Case Study).
  40. Micro Architecture (Datapaths, Pipelining, Hazards and Interlocks,
  41. Interrupts and Traps). System Issues (I/O; Disks and Networks,
  42. Busses).
  43.  
  44.       Memory Hierarchy Design (Przybylski)
  45. Performance Revisited. Cache Design Basics. Organization (Miss Ratio
  46. vs.  Cache Size, Set Associativity and Block Size). Impact of Cache
  47. Design (Performance vs.  Size and Associatively). On-Chip Cache Design
  48. Issues. Secondary Cache Issues. Virtual Memory (Address Translation
  49. Basics, Translation) Lookaside Buffer (TLB), TLB and Cache
  50. Interaction).
  51.  
  52.       SuperScaler and Parallel Processors (Horowitz)
  53. Machine Performance (Good RISC CPI, Pushing CPI below 1). Instruction,
  54. Loop and Task-Level Parallelism. SuperScaler Design (Structure,
  55. Instruction Fetch/Issue, Speedups and Complexities).
  56. Parallel Processors (Vector, Distributed and Shared Memory Machines).
  57.  
  58. The Instructors:
  59. Norman P. Jouppi received BSEE and MSEE from Northwestem University in
  60. 1979 and 1980, respectively.  He received the PhD in Electrical
  61. Engineering from Stanford University in 1984. Since 1984, he has been
  62. a member of research staff, DEC Western Research Lab and a Consulting
  63. Assistant Professor in the Stanford EE Department. From 1981 to 1984
  64. he was a principal architect and implementor of the MIPS processor at
  65. Stanford. From 1985 to 1988 he was the principal architect and
  66. implementor of the MultiTitan CPU. His current research includes
  67. computer architecture, VLSI design, BiCMOS circuit design, and VLSI
  68. CAD tools.
  69.  
  70. Steven Przybylski is a consultant on system architecture, product
  71. planning, and memory hierarchy.  He received a BASc from the
  72. University of Toronto in 1980 and the MSEE and PhD from Stanford in
  73. 1988 and 1982, respectively. At Stanford, he designed much of the
  74. original MIPS microprocessor.  His PhD research was on cache and
  75. memory hierarchy design.  He has written a book and numerous papers on
  76. cache design, RISC CPU architecture, and systems design.  As one of
  77. the founders of MIPS Computer Systems, he played a key role in the
  78. development of the MIPS architecture and the implementation of the
  79. R20O0 RISC processor and associated systems.
  80.  
  81. Mark Horowitz is Associate Professor of Electrical Engineering at
  82. Stanford University. His research interest is digital integrated
  83. circuit design.  He has lead processor design projects at Stanford,
  84. including MIPS-X, an early on-chip instruction cache, and TORCH, a
  85. statically-scheduled superscaler processor.  He has also been part of
  86. the DASH multiprocessor project that produced a 64-processor
  87. shared-memory multiprocessor.
  88.  
  89. For information, call Dick Hester on 515-294-7686 or send e-mail to
  90. hester@iastate.edu.
  91.  
  92. ISSCC93 Short Course Registration Fee: 
  93.            $250 (Course materials and lunch included)
  94.  
  95. --
  96. Koichi Yamashita (Fujitsu Laboratories Ltd.)
  97. Assistant to Secretary, ISSCC93 Far East Program Committee
  98. e-mail: yamashita@flab.fujitsu.co.jp
  99.