home *** CD-ROM | disk | FTP | other *** search
/ NetNews Usenet Archive 1992 #27 / NN_1992_27.iso / spool / comp / lsi / cad / 1145 < prev    next >
Encoding:
Internet Message Format  |  1992-11-17  |  37.9 KB

  1. Xref: sparky comp.lsi.cad:1145 comp.lsi:697
  2. Path: sparky!uunet!charon.amdahl.com!pacbell.com!sgiblab!spool.mu.edu!umn.edu!csus.edu!ucdavis!tyfon!altarrib
  3. From: altarrib@tyfon.eecs.ucdavis.edu (Michael Altarriba)
  4. Newsgroups: comp.lsi.cad,comp.lsi
  5. Subject: Frequently Asked Questions With Answers (Part 1/2) [LONG]
  6. Keywords: FAQ
  7. Message-ID: <19330@ucdavis.ucdavis.edu>
  8. Date: 17 Nov 92 18:30:23 GMT
  9. Sender: usenet@ucdavis.ucdavis.edu
  10. Followup-To: comp.lsi.cad
  11. Organization: Deptartment of Electrical and Computer Engineering, UC Davis
  12. Lines: 901
  13.  
  14. Welcome to comp.lsi.cad, comp.lsi, this is the biweekly posting of fre-
  15. quently asked questions with anwers.  Before you post a question such as
  16. "Where can I ftp spice from?", please make sure that the answer is not
  17. already here.  If you spot an error, or if there is any information that
  18. you think should be included, but is not, please send us a note.
  19.  
  20.   Bret Rothenberg <rothenbe@eecs.ucdavis.edu>
  21.   Wes Hardaker <hardaker@eecs.ucdavis.edu>
  22.   Mike Altarriba <altarrib@eecs.ucdavis.edu>
  23.  
  24.   (Please mail to clcfaq@eecs.ucdavis.edu for suggestions/comments.)
  25.  
  26.   Solid State Circuits Research Laboratory
  27.   Electrical Engineering and Computer Science
  28.   University of California, Davis
  29.   Davis, California 95616
  30.  
  31.  
  32. ----------------------------------------------------------------------
  33.  
  34.   $Id: comp.lsi.cad.FAQ.ms,v 1.34 92/11/16 13:37:21 altarrib Exp $
  35.  
  36.   Frequently Asked Questions with Answers
  37.  
  38.     1: Mosis Users' Group (MUG)
  39.     2: Improved spice listing from magic.
  40.     3: Tips and tricks for magic (Version 6.3)
  41.     4: What can I use to do good plots from magic/CIF?
  42.     5: What tools are used to layout verification?
  43.     6: EDIF data exchange format.
  44.     7: What layout examples are available?
  45.     8: How can I get my lsi design fabbed and how much will it cost?
  46.     9: Mosis fabrication services.
  47.     10: Archive sites for comp.lsi.cad and comp.lsi
  48.     11: Other newsgroups that relate to comp.lsi*
  49.     12: Simulation programs tips/tricks/bugs
  50.     13: Getting the latest version of the FAQ
  51.     14: Converting from/to GDSII/CIF/Magic
  52.     15: CFI (CAD Framework Initiative Inc.)
  53.     16: What synthesis systems are there?
  54.     17: What free tools are there available, and what can they do?
  55.     18: What Berkeley Tools are available for anonymous ftp?
  56.     19: What Berkeley Tools are available through ILP?
  57.     20: Berkeley Spice (Current version 3f2)
  58.     21: Octtools (Current version 5.1)
  59.     22: Lager (Current version 4.0)
  60.     23: BLIS (Current version 2.0)
  61.     24: ITEM
  62.     25: PADS logic/PADS PCB
  63.     26: Another PCB Layout Package
  64.     27: Magic (Current version 6.3)
  65.     28: PSpice
  66.     29: Esim
  67.     30: Isplice3 (Current version 2.0)
  68.     31: Watand
  69.     32: Caltech VLSI CAD Tools
  70.     33: Switcap2 (Current version 1.1)
  71.     34: Test Software based on Abramovici text
  72.     35: Atlanta and Soprano automatic test generators
  73.     36: Olympus Synthesis System
  74.     37: OASIS logic synthesis
  75.     38: CAzM, a Spice-like table-based analog circuit simulator
  76.     39: Galaxy CAD, integrated environment for digital design for Macintosh
  77.     40: Gabriel DSP development system
  78.     41: WireC graphical/procedural system for schematic information
  79.     42: Tanner Research Tools (Ledit and LVS) (Commercial Product)
  80.  
  81.   + : new item
  82.   ! : changed
  83.   ? : additional information for this subject would be appreciated.
  84.  
  85.  
  86. 1: Mosis Users' Group (MUG)
  87.  
  88.   (From the MUG newsletter)
  89.  
  90.   The MOSIS Users' Group (MUG) Newsletter is distributed only via elec-
  91.   tronic means to about 1200 individuals throughout the world who have
  92.   expressed an interest in VLSI systems design and specifically in using
  93.   MOSIS, the Metal-Oxide Semiconductor Implementation Service, that fabri-
  94.   cates integrated circuit prototypes inexpensively.
  95.  
  96.   We hope that you enjoy receiving this newsletter and find it useful.
  97.   Comments and suggestions should be directed to the Editor along with any
  98.   change in address.  If you prefer not to receive messages of this type,
  99.   which will occur no more often than monthly, please contact the Editor.
  100.  
  101.           MUG Newsletter Editor
  102.           Prof. Don Bouldin
  103.           Electrical & Computer Engineering
  104.           University of Tennessee
  105.           Knoxville, TN 37996-2100
  106.           Tel:  (615)-974-5444
  107.           FAX:  (615)-974-5492
  108.           Email:  bouldin@sun1.engr.utk.edu
  109.           Compmail II:  D.Bouldin
  110.  
  111.  
  112.   A variety of design files and CAD tools contributed by the members of the
  113.   MOSIS Users' Group (MUG) are now available via anonymous ftp from
  114.   "venera.isi.edu" (128.9.0.32) in directory "pub/mug".  The files "readme"
  115.   and "index" should be retrieved first.  These files are provided "as is",
  116.   but may prove very helpful to those using the MOSIS integrated circuit
  117.   prototyping service.
  118.  
  119. 2: Improved spice listing from magic.
  120.  
  121.   Hierarchical extractions with net names: ext2spice done by Andy Burstein
  122.   <burstein@zabriskie.berkeley.edu>:
  123.  
  124.   This program will do hierarchial extraction using node names.  It sup-
  125.   ports PS, PD, AS, and AD extraction as well.  It is available for ftp
  126.   from ic.berkeley.edu in pub/spice3/ext2spice.tar.
  127.  
  128.   Poly and well resistance extraction: There are persistent rumors that
  129.   people have this working, however, all I have seen is extracted poly
  130.   resistor with each end shorted together, ie each end has the same node
  131.   name/number.
  132.  
  133.   (This is the most annoying problem that I typically encounter daily.  If
  134.   ANYONE knows a fix for this, please tell us! I wrote a real quick and
  135.   dirty set of scripts/programs to edit the magic file.  It will break the
  136.   poly contacts and relabel them.  This is a real hack, but all other solu-
  137.   tions require modification of the magic code itself.  This procedure only
  138.   works with an extractor that handles labeled nodes, i.e. ext2spice from
  139.   above.  --WH)
  140.  
  141.   There is an upcoming release of Magic 6.45 that is supposed to have a
  142.   greatly improved netlister.  Here is part of the annoucement:
  143.  
  144.   The AuE Magic release provides hierarchical SPICE and LSIM netlist
  145.   extractors not available in previous Magic releases. Previously, a flat
  146.   SPICE netlist could be obtained using a program called "ext2spice". AuE
  147.   provides a hierarchical SPICE netlister which provides a robust set of
  148.   SPICE parameters for every device, including transistor source/drain dif-
  149.   fusion perimeters and areas. The extractor has also been modified to
  150.   correctly account for the shared S/D regions on stacked devices.
  151.  
  152.   The AuE extractor supports LSIM netlists, an Hspice compatible netlist,
  153.   and a SpiceIIG compatible netlist. The SpiceIIG format uses node numbers
  154.   instead of node names. The AuE SPICE extractor also recognizes bipolar
  155.   junction transistors (BJTs) in several configurations. The previous Magic
  156.   netlist extractor does not recognize BJT devices in any form.
  157.  
  158.   A new capacitance rule has been added to the base Magic extractor to
  159.   facilitate the extraction of accurate dielectric capacitances. The previ-
  160.   ous verion of Magic did not handle coupling capacitances correctly and
  161.   frequently inserted a substrate capacitor in addition to the correctly
  162.   extracted coupling capacitor.
  163.  
  164.   The AuE Magic release also includes an updated and enhanced technology
  165.   file.  Modifications include fixes to several MOSIS DRC rules which were
  166.   previously improperly checked, modifications to the CIF writer to resolve
  167.   software bugs, and updated capacitance and resistance values in the
  168.   extraction sections of the tech file. Special extraction sections for
  169.   more commonly used processes have also been added.
  170.  
  171.   For information on how to order this version of Magic send an E-mail
  172.   request to magic@AuE.com or send your request in writing to the address
  173.   given below. We will start filling orders in mid October.
  174.  
  175. 3: Tips and tricks for magic (Version 6.3)
  176.  
  177.   Searching for nets:
  178.  
  179.   Yes, magic does actually let you search for node names.  Use :specialopen
  180.   netlist.  Then click on the box underneath label, you will be prompted
  181.   for the name of the label you want to search for.  Enter the name, and
  182.   then press enter twice.  Click on show, and then find, magic will then
  183.   highlight the net.
  184.  
  185.   Bulk node extraction:
  186.  
  187.   Problems with getting the bulk node to extract correctly?  Try labeling
  188.   the well with the node name that it is connected to.
  189.  
  190.   Painting Wells:
  191.  
  192.   Supposedly :cif in magic will automatically paint in the wells correctly.
  193.   However this is not always the case.  If you are using mosis 2u technol-
  194.   ogy, and your wells are getting strange notches in them, you might try
  195.   changing the grow 300 shrink 300 lines in your lambda=1.0(pwell) and
  196.   lambda=1.0(nwell) cif sections of your tech file to grow 450 shrink 450.
  197.   (Remember you can use :cif see CWN to see nwell, if :cifostyle is nwell,
  198.   or :cif see CWP to see pwell if its pwell technology to preview what will
  199.   be done with the well.  You may use :feedback clear to erase what it
  200.   shows you.)
  201.  
  202.   Magic notes available from gatekeeper.dec.com (16.1.0.2):
  203.  
  204.   (Located in pub/DEC/magic)
  205.  
  206.   Magic note.1 - 9/14/90 - ANNOUNCEMENT:  Magic V6 is ready
  207.   Magic note.2 - 9/19/90 - DOC:  Doc changes (fixed in releases after 9/20/90)
  208.   Magic note.3 - 9/19/90 - GRAPHICS:  Mode problem (fixed 9/20/90)
  209.   Magic note.4 - 9/19/90 - HPUX:  rindex macro for HPUX 7.0 and later
  210.   Magic note.5 - 9/19/90 - GCC:  "gcc" with magic, one user's experience
  211.   Magic note.6 - 9/19/90 - FTP:  Public FTP area for Magic notes
  212.   Magic note.7 - 9/20/90 - RSIM:  Compiling rsim, one user's suggestions & hints
  213.   Magic note.8 - 9/26/90 - GENERAL:  Magic tries to open bogus directories
  214.   Magic note.9 - 9/26/90 - GRAPHICS:  Mods to X11Helper
  215.   Magic note.10 - 10/5/90 - DOS:  Magic V4 for DOS and OS/2
  216.   Magic note.11 - 10/11/90 - GENERAL:  reducing memory usage by 600k
  217.   Magic note.12 - 12/19/90 - EXT2xxx:  fixes bogus resistances
  218.   Magic note.13 - 12/19/90 - EXTRESIS:  fixed bug in resis that caused coredump.
  219.   Magic note.14 - 12/19/90 - EXTRESIS:  new version of scmos.tech for extresis
  220.   Magic note.15 - 12/19/90 - TECH:  documentation for contact line in tech file
  221.   Magic note.16 - 12/19/90 - EXTRACT:  bug fix to transistor attributes
  222.   Magic note.17 - 5/13/91 - CALMA:  Incorrect arrays in calma output
  223.   Magic note.18 - 5/14/91 - CALMA:  Extension to calma input
  224.   Magic note.19 - 6/28/91 - IRSIM:  Some .prm files for IRSIM
  225.   Magic note.20 - 7/18/91 - EXTRESIS:  fixes for Magic's extresis command
  226.   Magic note.21 - 2/7/92 - FAQ:  Frequently asked questions
  227.   Magic note.22 - 11/6/91 - CALMA:  how to write a calma tape
  228.   Magic note.23 - 11/4/91 - EXT2xxx:  fix for incorrect resistor extraction
  229.   Magic note.24 - 11/8/91 - EXTRESIS:  fix 0-ohm resistors
  230.   Magic note.25 - 11/15/91 - NEXT:  porting magic to the NeXT machine
  231.   Magic note.26 - 11/21/91 - IRSIM:  fix for hanging :decay command
  232.   Magic note.27 - 12/17/91 - RESIS:  fix for "Attempt to remove node ..." error
  233.   Magic note.28 - 1/28/92 - MAGIC:  anonymous FTP now available
  234.   Magic note.29 - 3/27/92 - PLOT:  support for Versatec 2700
  235.   Magic note.30 - 4/8/92 - PATHS:  Have the ":source" command follow a path
  236.   Magic note.31 - 4/10/92 - MPACK:  Mpack now works with Magic 6.3
  237.   Magic note.32 - 3/13/92 - AED:  Using AED displays with Magic 6.3
  238.   Magic note.33 - 3/13/92 - OPENWINDOWS:  Compilation for OpenWindows/X11
  239.   Magic note.34 - 2/14/92 - OPENWINDOWS:  fix mouse problem
  240.  
  241.  
  242. 4: What can I use to do good plots from magic/CIF?
  243.  
  244.   (Thanks to Douglas Yarrington <arri@ee.eng.ohio-state.edu> and Harry
  245.   Langenbacher <harry@neuronz.Jpl.Nasa.Gov>, for feedback here.)
  246.  
  247.   CIF:
  248.  
  249.   CIF stands for CalTech Intermediate Form. It's a graphics language which
  250.   can be used to describe integrated circuit layouts.
  251.  
  252.   cif2ps  version 2 (Gordon W. Ross, MITRE):
  253.  
  254.   A much better version of cif2ps, extending the code of cif2ps (Marc
  255.   Lesure, Arizona State University) and cifp (Arthur Simoneau, Aerospace
  256.   Corp).  It features command line options for depth and formatting.  Can
  257.   extend one plot over several pages (up to 5 by 5, or 25 pages). By
  258.   default, uses a mixture of postscript gray fill and cross-hatching.
  259.   Options include rotating the image, selecting the hierarchy depth to
  260.   plot, and plotting style customization.  Plots are in B/W only.
  261.  
  262.   It was posted to comp.sources.misc, and is available by ftp from
  263.   uunet.uu.net(192.48.96.2) as: comp.sources.misc/volume8/cif2ps.Z.
  264.  
  265.   cifplot:
  266.  
  267.   Cifplot plots CIF format files on a screen, printer or plotter.  Cifplot
  268.   reads the .cif file, generates a b/w or color raster dump, and sends it
  269.   to the printer.  Plots can be scaled, clipped, or rotated.  Hierarchy
  270.   depth is selectable, as well as the choice of colormap or fill pattern.
  271.   An option exists which will compress raster data to reduce the required
  272.   disk space.  For those plotting to a Versatec plotter, there is also a
  273.   printer filter/driver available called vdmp.
  274.  
  275.   cifplot (m2c version, from chiang@m2c.org <Rit Chiang>):
  276.  
  277.   The cifplot program from M2C is not in public domain.  However, we do
  278.   provide P.D. CAD tools to university for a fee of $2500/year to cover our
  279.   cost on distribution, telephone hotline support, documentation and
  280.   tutorials, etc., under our CUME (Clearinghouse for Undergraduate
  281.   Microelectronics Education) program.  This program, in the past, was sub-
  282.   sidized by NSF.
  283.  
  284.   The cifplot program was modified by M2C to support plotting for B&W
  285.   PostScript and color PostScript printers, besides the versatec plotters.
  286.   We also provide plotting services for people who sent us a cif file.  The
  287.   cost is $20/per 24" color versatec plot for University and $50 for oth-
  288.   ers.
  289.  
  290.   For more information on the CUME program or the plotting service, please
  291.   send e-mail to hotline@m2c.org.
  292.  
  293.   oct2ps (available as part of the octtools distribution):
  294.  
  295.   It is possible to convert your .mag file to octtools, and then you may
  296.   use oct2ps to print it.
  297.  
  298.   Both cif2ps and oct2ps work well for conversion to postscript.  They do
  299.   look slightly different, so pick your favorite.  Note that cif2ps can be
  300.   converted to adobe encapsulated postscript easily by adding a bounding
  301.   box comment.  oct2ps does convert to color postscript, which can be a
  302.   plus for those of you with color postscript printers.
  303.  
  304.   Flea:
  305.  
  306.   Flea ([F]un [L]oveable [E]ngineering [A]rtist) is a program used to plot
  307.   magic and cif design files to various output devices. Parameters are
  308.   passed to flea through the flags and flag data or through .flearc files
  309.   and tech files.  Supports: HP7580 plotter, HP7550 hpgl file output,
  310.   HP7550 plotter lpr output, Postscript file output, Laser Writer lpr out-
  311.   put, Versatec versaplot random output.  Options include: Does line draw-
  312.   ings with crosshatching for postscript, versatec, and hp plotters.  Many
  313.   options (depth, label depth, scale, path, format...)
  314.  
  315.   Available by ftp from zeus.ee.msstate.edu in pub/flea.tar.Z.
  316.  
  317.   pplot:
  318.  
  319.   Can output color PostScript from CIF files. The source is available from:
  320.   tesla.ee.cornell.edu in /pub/cad/pplot.tar.Z. It only generates PS files
  321.   (including color PS), and there's no support for EPS files.  It is lim-
  322.   ited in its support of cif commands.  (Wire, roundflash, and delete are
  323.   not supported.)  It only supports manhattan geometry (Polygons and rota-
  324.   tions may only be in 90 degree multiples.)
  325.  
  326.   vic:
  327.  
  328.   Part of the U. of Washington's Northwest Lab, for Integrated Systems Cad
  329.   Tool Release (previously UW/NW VLSI Consortium).  Does postscript and HP
  330.   pen plotters.  Only available as part of the package.
  331.  
  332.   CIF/Magic -> EPS -> groff/latex
  333.  
  334.   Currently no prgram here directly generates EPS files.  It is possible to
  335.   add an EPS bounding box (%% BoundingBox: l t b r) to the output from
  336.   these programs to get an EPS file.  Alternatively, ps2eps or ps2epsf may
  337.   be used.
  338.  
  339. 5: What tools are used to layout verification?
  340.  
  341.   Gemini:
  342.  
  343.   This is an excellent program that was done by Carl Ebeling.  There is a
  344.   new version that is currently in beta.  This version supports serveral
  345.   different netlist formats.  Devices with any number of terminals are sup-
  346.   ported.  (This could be suitable for use at digital block level LVS, for
  347.   example.)  LVS of mosfet w/l and capacitor values is supported as well.
  348.  
  349.   Contact:
  350.  
  351.           Carl Ebeling
  352.           Computer Science Department, FR-35
  353.           University of Washington
  354.           Seattle, WA  98195
  355.           ebeling@cs.washington.edu
  356.  
  357.  
  358.   Tanner LVS:
  359.  
  360.   This is a relatively inexpensive commercial product, see the section on
  361.   Tanner tools.
  362.  
  363.   Wellchecker:
  364.  
  365.   (from MUG) ftp venera.isi.edu (128.9.0.32)
  366.  
  367.   netcmp:
  368.  
  369.   Part of the caltech tools (see the "Caltech VLSI CAD Tools" section)
  370.  
  371. 6: EDIF data exchange format.
  372.  
  373.   (From Nigel Whitaker <nigelw@computer-science.manchester.ac.uk>)
  374.  
  375.   The following are published by the Electronic Industries Association:
  376.   The EDIF Version 2 0 0 Reference Guide (ISBN 0 -7908-0000-4)
  377.   EIA-1 -- Introduction to EDIF (User Guide)
  378.   EIA-2 EDIF Connectivity (User Guide)
  379.   Using EDIF 2 0 0 for Schematic Transfer (TSC Application Note EDIF/P-1)
  380.  
  381.   and are available from:
  382.  
  383.   Electronic Industries Association
  384.   Standard Sales Department (Attn: Cecelia Fleming)
  385.   2001 Pennsylvania Avenue, N.W.
  386.   Washington D.C. 20006, USA
  387.  
  388.   and
  389.  
  390.   American Technical Publishers
  391.   27--29 Knowl Piece, Wilbury Way, Hitchin, Hertfordshire, SG4 0SX, UK
  392.   Tel: +44 462 437933
  393.  
  394.  
  395.   The University of Manchester publish a set of `Questions and Answers'.
  396.   These are user's technical questions about EDIF answered by the EDIF
  397.   technical committee.  There are currently 5 volumes.
  398.  
  399.   There is also a University of Manchester Technical Report which presents
  400.   a description of the semantics of EDIF Version 2 0 0.  This includes an
  401.   Information Model of part of EDIF Version 2 0 0 written in EXPRESS.  The
  402.   title of this report (UMCS-6-91) is `Proposal for an Information Model
  403.   for EDIF', by Rachel Lau.
  404.  
  405.   The Questions and Answers and the technical report are available from:
  406.   Julie Spink
  407.   EDIF Technical Advisory Centre, Depeartment of Computer Science
  408.   University of Manchester, Manchester, M13 9PL, UK
  409.   Tel: +44 61 275 6289, FAX: +44 61 275 6280, e-mail: edif-support@cs.man.ac.uk
  410.  
  411.  
  412.   EDIF Version 2 9 0 has just been released.  This was originally expected
  413.   to be called EDIF Version 2 1 0 but it is felt that the enhancements and
  414.   changes from the current standard (EDIF Version 2 0 0) are significant
  415.   enough to choose a name for the version that reflects this.
  416.  
  417.   EDIF Version 2 9 0 is an an Official EIA Interim Standard.  It contains
  418.   many improvements for the handling of connectivity and schematics exclud-
  419.   ing the handling of schematic frames.
  420.  
  421.   EDIF Version 3 0 0 is due for release in March 1993.  It will consist of
  422.   EDIF Version 2 9 0 enhanced by solutions to the schematic frames
  423.   representation plus some additional capabilities. This version will be
  424.   sumbitted to formal ballot.
  425.  
  426.   The EDIF Version 2 9 0 Manual is available from the EIA at the above
  427.   address.  An electronic copy of the BNF, together with other EDIF related
  428.   information such as tests files, syntax checkers and EDIF documents can
  429.   be obtained by anonymous ftp from edif.cs.man.ac.uk (130.88.229.234) in
  430.   subdirectories of /pub/edif
  431.  
  432.   An electonic mailing list is available to people interested in EDIF and
  433.   for EDIF developers/programmers.  Send email to edif-support@cs.man.ac.uk
  434.   to be added.
  435.  
  436.   New files are being added, as we have time.  If you have any suggestions
  437.   for things which we should put up for FTP, please email us.
  438.  
  439.   We also need people to contribute example EDIF files, which can be made
  440.   publically available, to our collection, again please email us.
  441.  
  442.   (email address is:  edif-support@cs.man.ac.uk)
  443.  
  444. 7: What layout examples are available?
  445.  
  446.   From MUG:
  447.  
  448.   Analog neural network library of cells, 66-bit Manchester carry-skip
  449.   adder, static ram fabricated at 2-micron, an analog op amp, ftp
  450.   venera.isi.edu (128.9.0.32) Located in pub/mug.
  451.  
  452. 8: How can I get my lsi design fabbed and how much will it cost?
  453.  
  454.   See section on mosis fabrication services as well.
  455.  
  456.   (From chiang@m2c.org <Rit Chiang>) M2C can also provide low-cost, low-
  457.   volume prototyping fab services.  The current technology available to the
  458.   public is the  2um NWell single-poly double-metal process.
  459.  
  460.   For pricing information and fab schedule, please send e-mail to
  461.   hotline@m2c.org.
  462.  
  463.   (From MUG 20 George Lewicki of Orbit Semiconductor)
  464.  
  465.   Orbit Semiconductor operates an integrated circuit prototyping service
  466.   that accepts designs each week for all of its processes.  The service is
  467.   available to both U.S. and non-U.S. designers. In- quiries about the
  468.   FORESIGHT prototyping service should be ad- dressed to George Lewicki.
  469.   Designs can now be submitted directly via email.
  470.  
  471.               Orbit Semiconductor, Inc.
  472.               1215 Bordeaux Drive
  473.               Sunnyvale, CA 94089
  474.               TEL: (408)-744-1800
  475.               FAX: (408)-747-1263
  476.               Email: foresight@orbsemi.com
  477.  
  478.  
  479.   (Contributed by Don Bouldin of the University of Tennessee)
  480.  
  481.   Recently, I contacted several foundries to determine  which  com- panies
  482.   are  interested  in fabricating small to moderate lots of wafers for cus-
  483.   tom CMOS designs.  I believe many of the readers of this  column are
  484.   designers who wish to have fabricated only 1,000 to 20,000 parts per
  485.   year.  There are currently several  prototyp- ing  services  (e.g. MOSIS
  486.   and Orbit) that can produce fewer than 100 parts for about $100 each and
  487.   there are  also  several  foun- dries  which  are willing to produce
  488.   100,000 custom parts for $5- $20 each (depending on the die size and
  489.   yield).  My  purpose  was to  identify  those companies filling the large
  490.   gap between these two services.
  491.  
  492.   The prices in the table below are a result of averaging the  data sup-
  493.   plied by four foundries.  The raw data varied by more than +/- 40% so the
  494.   information should be used only in the early stages of budgetary  plan-
  495.   ning.   Once  the design specifications are fairly well known, the
  496.   designer should contact one or more foundries  to obtain  specific
  497.   budgetary  quotes.  As the design nears comple- tion, binding quotes can
  498.   then be obtained.
  499.  
  500.   The following assumptions were made by the foundries:
  501.  
  502.   All designs will require custom CMOS wafer  fabrication  using  a
  503.   double-metal, single-poly process with a feature size between 2.0 and 1.2
  504.   microns.  The designs may contain some  analog  circuitry and  some  RAM
  505.   so the yield has been calculated pessimistically.  The dies will be pack-
  506.   aged and tested at 1  MHz  using  a  Sentry- type digital tester for 5-10
  507.   seconds per part.  The customer will furnish the test vectors.
  508.  
  509.           Piece Price includes Wafer Fabrication+Die Packaging+Part Testing
  510.           Size        Package                      Quantity
  511.  
  512.                                  |1,000 | 5,000 | 10,000 | 20,000  |100,000
  513.           -----------------------------------------------------------------
  514.           2 mm x 2 mm; 84 PLCC:  | $ 27 | $  6  |  $  5  |  $  4   | $  3 |
  515.           5 mm x 5 mm; 84 PLCC:  | $ 31 | $ 12  |  $  8  |  $  7   | $  6 |
  516.           5 mm x 5 mm; 132 PGA:  | $ 49 | $ 30  |  $ 25  |  $ 22   | $ 18 |
  517.           7 mm x 7 mm; 132 PGA:  | $ 65 | $ 44  |  $ 36  |  $ 31   | $ 27 |
  518.  
  519.           Lithography charges:  $ 20,000 - $ 40,000
  520.           Preferred Formats:  GDS-II or  CIF Tapes
  521.           Additional charges for Second-Poly:  $ 5,000
  522.  
  523.  
  524.   (This is from MUG 19, there is also a list of foundries that these prices
  525.   were derived from.  In the interested of saving space, I have ommitted
  526.   the list.  The list is available from MUG's ftp site included in MUG
  527.   newsletter #19.)
  528.  
  529. 9: Mosis fabrication services.
  530.  
  531.   (From Mosis) Information is available from mosis for pricing and fab
  532.   schedules through an automatic email system:
  533.  
  534.   Mail to mosis@mosis.edu with the message body as follows:
  535.  
  536.           REQUEST: INFORMATION
  537.           TOPIC: TOPICS
  538.           REQUEST: END
  539.  
  540.  
  541.   for general information and a list of available topics.
  542.  
  543.   If you need to contact a person at mosis, you may mail to mosis@mosis.edu
  544.   with REQUEST: ATTENTION.
  545.  
  546.   Also anonymous ftp is available. ftp to ftp.mosis.edu.  This is a dupli-
  547.   cation of all files that are available from the mail server.
  548.  
  549.   (From MUG 20 Contributed by Don Bouldin of the University of Tennessee)
  550.  
  551.   Multi-project fabrication of BICMOS designs are already available to
  552.   European universities via CMP and to Canadian universities via the Cana-
  553.   dian Microelectronic Corporation.  However, in the United States, the
  554.   demand for BiCMOS fabrication via MOSIS has not been considered signifi-
  555.   cant.  MOSIS is currently planning to start offering 0.5-micron BiCMOS
  556.   during the first quarter of 1994. This will have a core voltage operation
  557.   of 3.3v and a clock frequency in the range of 220-250Mhz.  MOSIS is
  558.   interested in seeing if a larger demand exists in the community than
  559.   expressed so far.
  560.  
  561.   If you would like to have BiCMOS available before 1994, please send a
  562.   short note to mosis@mosis.edu (with a copy to bouldin@sun1.engr.utk.edu)
  563.   using the following format.
  564.  
  565.                REQUEST:  ATTENTION
  566.                           .
  567.                           .
  568.                    your message goes here
  569.                           .
  570.                           .
  571.                REQUEST: END
  572.  
  573.  
  574.   (From MUG 20 and Chris Donham of the University of Pennsylvania)
  575.  
  576.   Support for mosis technologies under Cadence Analog Artist 2.4 is avail-
  577.   able as is from University of Pennsylvania.  This includes DRC, LVS, EXT,
  578.   and a beginner's guide.  Currently they are working on support for Opus
  579.   4.2.  The files supporting Artist 2.4 are currently available via
  580.   anonymous FTP.  Penn is not affiliated with MOSIS, except as a satisfied
  581.   customer, and as a result, NO WARRANTY IS EXPRESSED OR IMPLIED WITH
  582.   REGARDS TO THE FILES, OR THEIR FITNESS FOR ANY USE.  Use the files at
  583.   your own risk.  To obtain the files, FTP to axon.ee.upenn.edu
  584.   (130.91.6.208), using the name "anonymous" and your mailing address as
  585.   the password.  The files are in the "pub" directory.
  586.  
  587.   Penn is in the process of switching from Artist 2.4 to Opus 4.2.  The
  588.   manual is being rewritten, and the support files are being updated.
  589.   Technology files supporting DRC, Extract, and Compare are currently in
  590.   beta-test.  If problems or bugs are detected, please send email to
  591.   "cadence@axon.ee.upenn.edu".
  592.  
  593. 10: Archive sites for comp.lsi.cad and comp.lsi
  594.  
  595.   (None of these are comprehensive archives, rather, they have about 3
  596.   postings each)
  597.  
  598.   comp.lsi.cad:
  599.   cnam.cnam.fr in /pub/Archives/comp.archives/auto/comp.lsi.cad
  600.   cs.dal.ca in /pub/comp.archives/comp.lsi.cad
  601.   srawgw.sra.co.jp in /.a/sranha-bp/arch/arch/comp.archives/auto/comp.lsi.cad
  602.  
  603.  
  604. 11: Other newsgroups that relate to comp.lsi*
  605.  
  606.   alt.cad
  607.   comp.cad.cadence
  608.   comp.lang.verilog
  609.   comp.lang.vhdl
  610.   comp.sys.mentor
  611.   sci.electronics
  612.  
  613.  
  614. 12: Simulation programs tips/tricks/bugs
  615.  
  616.   Berkeley spice:
  617.  
  618.   Pspice:
  619.  
  620.   Hspice:
  621.  
  622.   If your simulation won't converge for a given DC input, you can ramp the
  623.   input and print the DC operating point and then set the nodes that way
  624.   for future simulations.
  625.  
  626. 13: Getting the latest version of the FAQ:
  627.  
  628.   Mail to clcfaq@eecs.ucdavis.edu with the subject "send faq".
  629.  
  630. 14: Converting from/to GDSII/CIF/Magic
  631.  
  632.   Magic version 6.3 is capable of reading and writting to all three for-
  633.   mats.  (From the magic man page):
  634.  
  635.   calma [option] [args]
  636.  
  637.   This command is used to read and write files in Calma GDS II Stream for-
  638.   mat (version 3.0, corresponding to GDS II Release 5.1).  This format is
  639.   like CIF, in that it describes physical mask layers instead of Magic
  640.   layers.  In fact, the technology file specifies a correspondence between
  641.   CIF and Calma layers.  The current CIF out- put style (see cif ostyle)
  642.   controls how Calma stream layers are generated from Magic layers.
  643.  
  644.   cif [option] [args]
  645.  
  646.   Read or write files in Caltech Intermediate Form (CIF).
  647.  
  648. 15: CFI (CAD Framework Initiative Inc.)
  649.  
  650.   (From Randy Kirchhof <rkk@cfi.org>)
  651.  
  652.   For those of you who may be unfamiliar with our work, The CAD Framework
  653.   Initiative Inc. was formed in May 1988. We're located in Austin, TX,
  654.   although we're a distributed company. We're a  not-for- profit consortium
  655.   formed under the laws of the state of Delaware.  Our charter is to gain
  656.   consensus from industry users, the academic community, and vendors, to
  657.   develop guidelines for an industry acceptable CAD framework implementa-
  658.   tion.
  659.  
  660.   A CAD framework is a software infrastructure which provides a common
  661.   operating environment for CAD tools.  Through a framework, a user should
  662.   be able to launch and manage tools, create, organize, and manage data,
  663.   graphically view the entire design process and perform design management
  664.   tasks such as configuration management, version management, etc.
  665.  
  666.   CFI is well into the final stages prior to release 1.0. We recently
  667.   returned from the DAC convention in Anaheim, where there was an extraor-
  668.   dinary amount of interest shown in our Pilot project demonstrations. We
  669.   were able to demonstrate robust, working CFI-compliant software from a
  670.   large number of member companies.  Cooperation in our ongoing effort has
  671.   been very good from our outset.
  672.  
  673.   Also, please be aware that CFI has virtually all of our working documents
  674.   online, available via anonymous FTP to cfi.org. (192.138.153.1) There is
  675.   also an e-mailserver. Send an empty message to cfi-server@cfi.org. The
  676.   mail server & FTP use the same directory.
  677.  
  678.   CFI Release 1.0 is on schedule, up for final ballot in October and will
  679.   be formally released in December of this year. Many vendors will ini-
  680.   tially release CFI compliant software as early as 2Q 1993.  16: What syn-
  681.   thesis systems are there?
  682.  
  683.   Thanks to Simon Leung <sleung@sun1.atitech.ca>, Michel Berkelaar
  684.   <michel@ele.tue.nl>, Noritake Yonezawa <yonezawa@cs.uiuc.edu>, Donald A
  685.   Lobo <lobo@guardian.cs.psu.edu>, Greg Ward <gregw@bnr.ca>, Peter Duzy,
  686.   Robert Walker <walkerb@turing.cs.rpi.edu>
  687.  
  688.   ADPS
  689.   - Case Western Reserve University, USA
  690.   - scheduling and data path allocation
  691.   - Papachristou, C.A. et al.: "A Linear Program Driven Scheduling and
  692.     Allocation Method Followed by an Interconnect Optimization Algorithm",
  693.     Proc. of the 27th DAC, pp. 77-83, June 1990.
  694.  
  695.   ALPS/LYRA/ARYL
  696.   - Tsing Hua University
  697.   - scheduling and data path allocation
  698.   - Lee, J-H: et al.: "A New Integer Linear Programming Formulation of
  699.     the Scheduling Problem in Data Path Synthesis", Proc. of ICCAD89, pp.
  700.     20-23, November 1989.
  701.  
  702.   BDSYN
  703.   - University of California, Berkeley, USA
  704.   - FSM synthesis from DECSIM language for multilevel combination-logic
  705.     realization
  706.   - Brayton, R.: "Multiple-level Logic Optimization System",  Proc. of IEEE
  707.     ICCAD, Santa Clara, Nov. 1986
  708.  
  709.   BECOME
  710.   - AT & T Bell Labs, USA
  711.   - FSM synthesis from C-like language for PLA, PLD and standard cell realization
  712.   - Wei, R-S.: "BECOME: Behavior Level Circuit Synthesis Based on Structure
  713.     Mapping", Proc. of 25th ACM/IEEE Design Automation Conference, pp. 409-414,
  714.     IEEE, 1988
  715.  
  716.   BOLD
  717.   - logic optimization
  718.   - Bartlett, K. "Synthesis and Optimization of Multilevel Logic Under Timing
  719.     Constraints", IEEE Transactions on Computer-Aided Design, Vol 5, No 10,
  720.     October 1986
  721.  
  722.   BRIDGE
  723.   - AT & T Bell Labs, USA
  724.   - High-level synthesis FDL2-language descriptions
  725.   - Tseng: "Bridge: A Versatile Behavioral Synthesis System", Proc. of 25th
  726.     ACM/IEEE Design Automation Conference, pp. 415-420, IEEE, 1988
  727.  
  728.   CADDY
  729.   - Karlsruhe University, Germany
  730.   - behavioral synthesis from DSL-language, based on data-flow analysis
  731.   - Camposano, R.: "Synthesing Circuits From Behavioral Descriptions", IEEE
  732.     Transactions on Computer-Aided Design, Vol. 8, No. 2, February 1989
  733.  
  734.   CALLAS
  735.   - Siemens, Germany
  736.   - highlevel, algortihmic and logic synthesis (contains CADDY, see
  737.     above)
  738.   - Koster, M. et al.: "ASIC Design Using the High-Level Synthesis
  739.     System CALLAS: A Case Study", Proc. IEEE International Conference on
  740.     Computer Design (ICCD '90), pp. 141-146, Cambridge, Massachusetts,
  741.     Sept. 17-19, 1990
  742.  
  743.   CAMAD
  744.   - Linkoping University, Sweden
  745.   - scheduling, data path allocation and iteration from a Pascal subset
  746.   - Peng, Z.: "CAMAD: A Unified Data Path/ Control Synthesis
  747.     Environment", Proc. of the IFIP Working Conference on Design
  748.     Methodologies for VLSI and Computer Architecture, pp. 53-67, Sept.
  749.     1988.
  750.  
  751.   CARLOS
  752.   - Karlsruhe University, Germany
  753.   - multilevel logic optimization for CMOS realizations
  754.   - Mathony, H-J.: "CARLOS: An Automated Multilevel Logic Design System for
  755.     CMOS Semi-Custom Integrated Circuits", IEEE Transactions on Computer-Aided
  756.     Design, Vol 7, No 3, pp. 346-355, March 1988
  757.  
  758.   CATHEDRAL
  759.   - Univ. of Leuve, Phillips and Siemens, Belgium
  760.   - synthesis of DSP-circuits from algorithm descriptions
  761.   - De Man, H.: "Architecture-Driven Synthesis Techiques for VLSI Implementation
  762.     of DSP Algorithms", Proceedings of the IEEE, Vol. 78, NO. 2, pp. 319,
  763.     February 1990
  764.  
  765.   CATREE
  766.   - Univ. of Waterloo, Canada
  767.   - scheduling and data path allocation
  768.   - Gebotys, C.H.: "VLSI Design Synthesis with Testability", Proc. of
  769.     the 25th DAC, pp. 16-21, June 1988
  770.  
  771.   CHARM
  772.   - AT & T Bell Labs., USA
  773.   - data-path synthesis
  774.   - Woo, N-S.: "A Global, Dynamic Register Allocation and Binding for a
  775.     Data Path Synthesis System", Proc. of the 27th DAC, pp. 505-510, June 1990.
  776.  
  777.   CMU-DA (2)
  778.   - Carnagie-Mellon University, USA
  779.   - behavioral synthesis from ISPS
  780.   - Thomas, D.: "Linking the Behavioral and Structural Domains of Representation
  781.     for Digital System Design", IEEE Transactions on Computer-Aided Design, pp.
  782.     103-110, Vol. 6, No. 1, January 1987
  783.  
  784.   CONES
  785.   - AT & T Bell Labs, USA
  786.   - FSM synthesis, produces 2-level logic realizations (truth-table)
  787.   - Stroud, C.E.: "CONES: A System for Automated Synthesis of VLSI and
  788.     programmable logic from behavioral models", Proc. of IEEE ICCAD, Santa Clara,
  789.     Nov. 1986.
  790.  
  791.   DAGAR
  792.   - University of Texas, Austin, USA.
  793.   - scheduling and data-path allocation
  794.   - Raj. V.K.: "DAGAR: An Automatic Pipelined Microarchitecture
  795.     Synthesis System", Proc. of ICCD '89, pp. 428-431, October 1989.
  796.  
  797.   DELHI
  798.   - IIT
  799.   - design iteration, scheduling and data path allocation
  800.   - Balakrishnan, M. et al.: "Integrated Scheduling and Binding: A
  801.     Synthesis Approach for Design Space Exploration", Proc. of the 26th
  802.     DAC, pp. 68-74, June 1989
  803.  
  804.   DESIGN AUTOMATION ASSISTANT (DAA)
  805.   - AT & T Bell Labs, USA
  806.   - expert system for data path synthesis
  807.   - Kowalski, T.J. "The VLSI Desig Automation Assistant: An Architecture
  808.     Compiler", Silicon Compilation, pp. 122-152, Addison-Wesley, 1988
  809.  
  810.   ELF
  811.   - Carleton University, Canada
  812.   - scheduling and data path allocation
  813.   - Girczyc, E.F. et al.: "Applicability of a Subset of Ada as an
  814.     Algorithmic Hardware Description Language for Graph-Based Hardware
  815.     Compilation", IEEE Trans. on CAD, pp. 134-142, April 1985.
  816.  
  817.   EUCLID
  818.   - Eindhoven University of Technology, Netherlands
  819.   - logic synthesis
  820.   - Berkelaar, Michel R.C.M. and Theeuwen, J.F.M., "Real Area-Powe-Delay
  821.     Trade-off in the EUCLID Logic Synthesis System" , proceedings of the Custom
  822.     Integrated Circuits Conference 1990, Boston MA USA, pp 14.3.1 ff
  823.  
  824.   EXLOG
  825.   - NEC Corporation, Japan
  826.   - expert system, synthesizes gate level circuits from FDL descriptions
  827.   - M. Watanabe, et al.,: "EXLOG: An Expert System for Logic Synthesis in
  828.     Full-Custom VLSI Design", Proc. of 2nd Int. Conf. Application of Artificial
  829.     Intelligence, August 1987.
  830.  
  831.   FACE/PISYN
  832.   - General Electric, USA
  833.   - FACE: high-level synthesis tools and a tool framework, PISYN:
  834.     synthesis of pipelined architecture DSP systems (mostly)
  835.   - Smith, W.D. et al.: "FACE Core Environment: The Model and it's
  836.     Application in CAE/CAD Tool Development", Proc. of the 26th DAC, pp.
  837.     466-471, June 1989.
  838.  
  839.   FLAMEL
  840.   - Stanford University, USA
  841.   - data path and control-logic synthesis from Pascal description
  842.   - Trickey, H. "Flamel: A High-Level Hardware Compiler", IEEE Transactions
  843.     on Computer-Aided Design, Vol 6, No 2, March 1987.
  844.  
  845.   HAL
  846.   - Carleton University, Canada
  847.   - data path synthesis
  848.   - Paulin, P.: "Force-Directed Scheduling for the Behavioral Synthesis of
  849.     ASIC's", IEEE Transaction on Computer-Aided Design, pp. 661,
  850.     Vol. 8, No. 6, June 1989.
  851.  
  852.   HARP
  853.   - NTT, Japan
  854.   - scheduling and data path-allocation from FORTRAN
  855.   - Tanaka, T. et al.: "HARP: Fortran to Silicon", IEEE Trans. on CAD,
  856.     pp. 649-660, June 1989.
  857.  
  858.   HYPER
  859.   - UCB, USA
  860.   - synthesis for realtime applications (scheduling, allocation, module
  861.     binding, controller design)
  862.   - Chu, C-M. et al.: "HYPER: An Interactive Synthesis Environment for
  863.     Real Time Applications", Proc. of ICCD '89, pp. 432-435, October 1989
  864.  
  865.   IMBSL/RLEXT
  866.   - Univ. of Illinois, USA
  867.   - data-path allocation, RTL-level design
  868.   - Knapp D.W.: "Manual Rescheduling and Incremental Repair of Register
  869.     Level Data Paths", Proc. of ICCAD '89, pp.58-61, November 1989.
  870.  
  871.   LSS (Logic Synthesis System)
  872.   - IBM, USA
  873.   - logic synthesis and optimization from many RTL-languages
  874.   - Darringer, J. et al. "LSS: A System for Production Logic Synthesis",
  875.     IBM Journal of Research and Developement, vol. 28, No. 5, pp. 272-280,
  876.     Sept 1984.
  877.  
  878.   MAHA
  879.   - University of Southern California, USA
  880.   - data path synthesis
  881.   - Parker, A.C. "MAHA: A Program for Data Path Synthesis", Proc. 23rd ACM/IEEE
  882.     Design Automation Conference, pp. 252-258, IEEE 1986.
  883.  
  884.   MIMOLA
  885.   - University of Dortmund, Germany
  886.   - scheduling, data-path allocation and controller design
  887.   - Marwedel, P. "Matching System And Component Behavior in MIMOLA
  888.     Synthesis Tools", Proc. of EDAC '90, pp. 146-156, March 1990.
  889.  
  890.   MIS (II/MV)
  891.   - University of California, Berkeley, USA
  892.   - multilevel/multivalued  logic optimization
  893.   - Brayton, R.K. "MIS: A Multiple-Level Logic Optimatization System",
  894.     IEEE Transactions on Computer-Aided Design, Vol. 6, No. 6, November 1987.
  895.     pp. 1062-1081
  896.  
  897.   OLYMPUS/HERCULES
  898.   - Stanford University, USA
  899.   - behavioral synthesis from C-language (HERCULES), logic and physical
  900.     synthesis
  901.   - De Micheli, G.: "HERCULES - A System for High-Level Synthesis", Proceedings
  902.     of the 25th ACM/IEEE Design Automation Conference, pp. 483-488, IEEE 1988
  903.  
  904.   SEHWA
  905.   - University of Southern California, USA
  906.   - pipeline-realizations from behavioral descriptions
  907.   - Park, N. "SEWHA: A Program for Synthesis of Pipelines", Proc. 23rd ACM/IEEE
  908.     Design Automation Conference, pp. 454-460, IEEE 1986.
  909.  
  910.   SIEMENS' SYNTHESIS SYSTEM
  911.   - Siemens, Germany
  912.   - partitioning, data path allocation and scheduling
  913.   - Scheichenzuber, J. et al.: "Global Hardware Synthesis from
  914.  
  915.