home *** CD-ROM | disk | FTP | other *** search
/ ftp.barnyard.co.uk / 2015.02.ftp.barnyard.co.uk.tar / ftp.barnyard.co.uk / cpm / walnut-creek-CDROM / SIMTEL / HITECH-C / Z8051H83.EXE / Z802REGS.TBL < prev   
Text File  |  1993-05-21  |  2KB  |  62 lines

  1. table 3 0
  2. Z180/64180 Internal I/O Registers-
  3. NAME    ADDRESS    REGISTER
  4. _
  5. CNTLA0    0x00    ASCI control register A channel 0
  6. CNTLA1    0x01    ASCI control register A channel 1
  7. CNTLB0    0x02    ASCI control register B channel 0
  8. CNTLB1    0x03    ASCI control register B channel 0
  9. STAT0    0x04    ASCI status register channel 0
  10. STAT1    0x05    ASCI status register channel 1
  11. TDR0    0x06    ASCI transmit data register, channel 0
  12. TDR1    0x07    ASCI transmit data register, channel 1
  13. TSR0    0x08    ASCI receive data register, channel 0
  14. TSR1    0x09    ASCI receive data register, channel 1
  15. _
  16. CNTR    0x0A    CSI/0 control register
  17. TRDR    0x0B    CSI/0 transmit/receive data reg
  18. _
  19. TMDR0L    0x0C    Timer data register, channel 0L
  20. TMDR0H    0x0D    Timer data register, channel 0H
  21. RLDR0L    0x0E    Timer reload register, channel 0L
  22. RLDR0H    0x0F    Timer reload register, channel 0H
  23. TCR    0x10    Timer control register
  24. TMDR1L    0x14    Timer data register, channel 1L
  25. TMDR1H    0x15    Timer data register, channel 1H
  26. RLDR1L    0x16    Timer reload register, channel 1L
  27. RLDR1H    0x17    Timer reload register, channel 1H
  28. _
  29. FRC    0x18    Free running counter
  30. _
  31. SAR0L    0x20    DMA source address register, channel 0L
  32. SAR0H    0x21    DMA source address register, channel 0H
  33. SAR0B    0x22    DMA source address register, channel 0B
  34. DAR0L    0x23    DMA dest address register, channel 0L
  35. DAR0H    0x24    DMA dest address register, channel 0H
  36. DAR0B    0x25    DMA dest address register, channel 0B
  37. BCR0L    0x26    DMA byte count register, channel 0L
  38. BCR0H    0x27    DMA byte count register, channel 0H
  39. MAR1L    0x28    DMA memory address register, channel 1L
  40. MAR1H    0x29    DMA memory address register, channel 1H
  41. MAR1B    0x2A    DMA memory address register, channel 1B
  42. IAR1L    0x2B    DMA I/O address register, channel 1L
  43. IAR1H    0x2C    DMA I/O address register, channel 1H
  44. BCR1L    0x2E    DMA byte count register, channel 1L
  45. BCR1H    0x2F    DMA byte count register, channel 1H
  46. DSTAT    0x30    DMA status register
  47. DMODE    0x31    DMA mode register
  48. DCNTL    0x32    DMA/WAIT control register
  49. _
  50. IL    0x33    Interrupt vector low register
  51. ITC    0x34    INT/TRAP control register
  52. _
  53. RCR    0x36    Refresh control register
  54. _
  55. CBR    0x38    MMU common base register
  56. BBR    0x39    MMU bank base register
  57. CBAR    0x3A    MMU common/bank area register
  58. _
  59. OMCR    0x3E    Operation mode control register
  60. _
  61. ICR    0x3F    I/O control register
  62.