home *** CD-ROM | disk | FTP | other *** search
/ Magazyn Enter 1999 January / enter_01_1999_2.iso / BIOS / ctchip34 / OPTI482B.CFG < prev    next >
Text File  |  1993-02-23  |  7KB  |  247 lines

  1. ;*************** OPTI HiD/386 Chipset 82C382D/82C381 ***************
  2. ;*************** OPTI HiB/486 Chipset 82C482B/82C481 ***************
  3. ;*************** Dateiname: OPTI482.CFG              ***************
  4.  
  5. INDEXPORT=22H   ;OPTI-Adressen
  6. DATENPORT=24H
  7. ;******************************************************************
  8.  
  9. INDEX=10H       ;Remap Address
  10. ;******************************************************************
  11.  
  12. BIT=765        ;Unused
  13.  
  14. BIT=4          ;0/1 Remap
  15.  
  16. BIT=3210       ;Address Range
  17.                 0000=no mapping
  18.                 0001=1 MB
  19.                 0010=2 MB
  20.                 0011=3 MB
  21.                 0100=4 MB
  22.                 0101=5 MB
  23.                 0110=6 MB
  24.                 0111=7 MB
  25.                 1000=8 MB
  26.                 1001=9 MB
  27.                 1010=10MB
  28.                 1011=11MB
  29.                 1100=12MB
  30.                 1101=13MB
  31.                 1110=14MB
  32.                 1111=15MB
  33.  
  34. INDEX=11H      ; Shadow RAM Register
  35. ;******************************************************************
  36.  
  37. BIT=7          ;ROM-Enable
  38.                 1= Read from ROM, Write to DRAM
  39.                 0= R/W on DRAM, DRAM is write protected
  40.  
  41. BIT=6          ;Shadow RAM at D000h-DFFFh
  42.                 0=Disable RAM, Access AT-BUS
  43.                 1=Enable  RAM  as specified by Register 12H
  44.  
  45. BIT=5          ;Shadow RAM at E000h-EFFFh
  46.                 0=Disable RAM, enable ROMCS on XD-Bus
  47.                 1=Enable  RAM  as specified by Register 12H
  48.  
  49. BIT=4          ;0/1 Shadow RAM at D000h-DFFFh Write Protection
  50.  
  51. BIT=3          ;0/1 Shadow RAM at E000h-EFFFh
  52.  
  53. BIT=2          ;1/0 RAS timeout Precharge Counter
  54.  
  55. BIT=10         ;unused
  56.  
  57.  
  58. Index=12H      ;Memory Enable Register
  59. ;******************************************************************
  60.  
  61. BIT=7          ;0/1 Shadow RAM at EC00h-EFFFh
  62.  
  63. BIT=6          ;0/1 Shadow RAM at E800h-EBFFh
  64.  
  65. BIT=5          ;0/1 Shadow RAM at E400h-E7FFh
  66.  
  67. BIT=4          ;0/1 Shadow RAM at E000h-E3FFh
  68.  
  69. BIT=3          ;0/1 Shadow RAM at DC00h-DFFFh
  70.  
  71. BIT=2          ;0/1 Shadow RAM at D800h-DBFFh
  72.  
  73. BIT=1          ;0/1 Shadow RAM at D400h-D7FFh
  74.  
  75. BIT=0          ;0/1 Shadow RAM at D000h-D3FFh
  76.  
  77.  
  78.  
  79. INDEX=13H      ;Bank Configuration Register
  80. ;******************************************************************
  81.  
  82. BIT=7         ; Unused
  83.  
  84. BIT=654       ;DRAM Typ Bank 0/1
  85.                 000=B0:256K B1:-
  86.                 001=B0:256K B1:256K
  87.                 010=B0:256K B1:1M
  88.                 011=B0:1M   B1: 256K
  89.                 100=B0:1M   B1: -
  90.                 101=B0:1M   B1: 1M
  91.                 1xx=B0: -   B1: -
  92.  
  93. BIT=3          ;unused
  94.  
  95. BIT=210        ;DRAM Typ Bank 2/3
  96.                 000=B2:256K B3:-
  97.                 001=B2:256K B3:256K
  98.                 010=B2:256K B3:1M
  99.                 011=B2:1M   B3: 256K
  100.                 100=B2:1M   B3: -
  101.                 101=B2:1M   B2: 1M
  102.                 110=B2: -   B3: -
  103.                 111=B2:256K B3: -
  104.  
  105.  
  106. Index=14H      ;DRAM Configuration Register
  107. ;******************************************************************
  108.  
  109. BIT=76         ;Additional Read Cycle Wait States
  110.                 00= 0
  111.                 01= 1 Waits
  112.                 10= 2 Waits
  113.                 11= 3 Waits
  114. BIT=5         ;Additional Write Cycle Wait States
  115.                 0= 0 Waits
  116.                 1= 1 Waits
  117.  
  118. BIT=43210     ;unused
  119.  
  120. INDEX=15H      ; Region Shadow Register
  121. ;****************************************************************
  122.  
  123. BIT=7         ;  unused
  124.  
  125. BIT=6         ; Shadow RAM Copy enable for address area C0000h-EFFFFh
  126.                 0=Read/write at AT-Bus
  127.                 1=Read from AT-Bus, Write into  Shadow RAM
  128.  
  129. BIT=5         ;Shadow Write protect at address area C0000h-CFFFFh
  130.                0=Disabled, RAM is r/w
  131.  
  132.                1=Enabled, RAM is ro
  133.  
  134. BIT=4         ;Shadow RAM at C0000h-CFFFFFh
  135.               0=disable RAM
  136.               1=Enable  RAM  as specified by BITs 3210
  137.  
  138. BIT=3         ;0/1 Shadow RAM at CC000h-CFFFFFh
  139.  
  140. BIT=2         ;0/1 Shadow RAM at C8000h-CBFFFFh
  141.  
  142. BIT=1         ;0/1 Shadow RAM at C4000h-C7FFFFh
  143.  
  144. BIT=0         ;0/1 Shadow RAM at C0000h-C3FFFFh
  145.  
  146.  
  147. INDEX=16H     ; Fast Gate A20 Register
  148. ;****************************************************************
  149.  
  150. BIT=7654      ; Unused
  151.  
  152. BIT=3         ; Fast GateA20 Control
  153.               0=GA20-Signal controlled by GATEA20-Signal
  154.               1=CPUA20 is enabled onto GA20
  155.  
  156. BIT=210       ; Unused
  157.  
  158. INDEX=17H     ;Cache Configuration
  159. ;****************************************************************
  160.  
  161. BIT=7         ;Cache enable (via Signal NCA)
  162.               0=Cache enable (if cacheable area)
  163.               1=Cache disable
  164.  
  165. BIT=6         ;must be 1 (482), Cache (382)
  166.               0=Cache Disabled (382)
  167.               1=Cache Enabled  (382)
  168.  
  169. BIT=5        ; must be 1 (482), Write Thru (382)
  170.  
  171. BIT=43        ;Cache Control (482)/ Line Size (382)
  172.               00= Disabled (482) / 4 Bytes (382)
  173.               01= unused   (482) / 8 Bytes (382)
  174.               10= Enable with Secondary Cache (482)/ 16 Bytes (382)
  175.               11= Enable DRAM Burst with no Secondary Cache (482)
  176.  
  177. BIT=210      ; unused
  178.  
  179. INDEX=18H  ; Non-Cacheable Block Size 1 Register
  180. ;****************************************************************
  181.  
  182. BIT=765    ; Size of Non-cacheable Memory Block 1
  183.             000=64K
  184.             001=128K
  185.             010=256K
  186.             011=512K
  187.             100=1M
  188.             101=4M
  189.             110=8M
  190.             111=disabled
  191.  
  192. BIT=43210  ; Unused
  193.  
  194.  
  195. INDEX=19H  ; Non-Cacheable Block Address 1 Register
  196. ;****************************************************************
  197.  
  198. BIT=76543210 ; A23--A16 Address-BITs of non Cacheable Memory Block 1
  199.  
  200. INDEX=1AH  ; Non-Cacheable Block Size 2 Register
  201. ;****************************************************************
  202.  
  203. BIT=765    ; Size of Non-cacheable Memory Block 2
  204.             000=64K
  205.             001=128K
  206.             010=256K
  207.             011=512K
  208.             100=Reserved
  209.             110=Reserved
  210.             111=disabled
  211.  
  212. BIT=43210  ; Unused
  213.  
  214.  
  215. INDEX=1BH  ; Non-Cacheable Block Address 1 Register
  216. ;****************************************************************
  217.  
  218. BIT=76543210 ; A23-A16 Address-BITs of non Cacheable Memory Block 2
  219.  
  220.  
  221. INDEX=1CH   ; Cacheable Area Register
  222. ;****************************************************************
  223.  
  224. BIT=7654    ; Cacheable Address Range dor local memory
  225.                 0001=1 MB
  226.                 0010=2 MB
  227.                 0011=3 MB
  228.                 0100=4 MB
  229.                 0101=5 MB
  230.                 0110=6 MB
  231.                 0111=7 MB
  232.                 1000=8 MB
  233.                 1001=9 MB
  234.                 1010=10MB
  235.                 1011=11MB
  236.                 1100=12MB
  237.                 1101=13MB
  238.                 1110=14MB
  239.                 1111=15MB
  240.                 0000=16MB
  241.  
  242. BIT=3       ;   256 KB Remapped area Cacheable
  243.             0= Non-Cacheable
  244.             1= Cacheable
  245.  
  246. BIT=210     ; unused
  247.