home *** CD-ROM | disk | FTP | other *** search
/ BBS 1 / BBS#1.iso / pc-tests / chkitpr_.000 / CKBURNIN.JNL < prev    next >
Encoding:
Text File  |  1994-03-15  |  2.2 KB  |  48 lines

  1.  
  2. 03/15/94 15:59:46 System Board Test Started.
  3.          15:59:46 CKSYS A /T:2C /I:bs /O:CKBURNIN.JNL,J /O:CKBURNIN.RPT,A /N:
  4.          15:59:46 Cycle 1 of 2 begin.
  5.          15:59:47 80386DX, 40Mhz / 80387, 40Mhz
  6.          15:59:47 CMOS Clock , DMA:2 IRQ:2
  7.          15:59:47 System Board Test initialized OK.
  8.          15:59:47 BEGIN: Central Processor (test 1 of 5).
  9.          15:59:47 [rv=1] Status updated.
  10.          15:59:47 END  : Central Processor.
  11.          15:59:47 BEGIN: Numerical Processor (test 2 of 5).
  12.          15:59:47 END  : Numerical Processor.
  13.          15:59:47 BEGIN: Real-Time Clock (test 3 of 5).
  14.          15:59:47 END  : Real-Time Clock.
  15.          15:59:47 BEGIN: DMA Controller (test 4 of 5).
  16.          15:59:47 END  : DMA Controller.
  17.          15:59:47 BEGIN: Interrupt Controller (test 5 of 5).
  18.          15:59:47 END  : Interrupt Controller.
  19.          15:59:47 [rv=1] System Board Test completed.
  20.          15:59:47 [rv=1:Partial Pass] Cycle 1 ended.
  21.          15:59:47 Cycle 2 of 2 begin.
  22.          15:59:47 80386DX, 40Mhz / 80387, 40Mhz
  23.          15:59:47 CMOS Clock , DMA:2 IRQ:2
  24.          15:59:47 System Board Test initialized OK.
  25.          15:59:47 BEGIN: Central Processor (test 1 of 5).
  26.          15:59:50 User request: SKIP current test.
  27.          15:59:50 [rv=8] Status updated.
  28.          15:59:50 END  : Central Processor.
  29.          15:59:50 [rv=8] System Board Test completed.
  30.          15:59:50 [rv=8:Skipped] Cycle 2 ended.
  31. 03/15/94 15:59:50 System Board Test Exit.
  32.  
  33. 03/15/94 15:59:51 System Board Test Started.
  34.          15:59:51 CKSYS A /T:2N /I:bs /O:CKBURNIN.JNL,J /O:CKBURNIN.RPT,A /N:
  35.          15:59:51 Cycle 1 of 2 begin.
  36.          15:59:51 80386DX, 40Mhz / 80387, 40Mhz
  37.          15:59:51 CMOS Clock , DMA:2 IRQ:2
  38.          15:59:51 System Board Test initialized OK.
  39.          15:59:51 BEGIN: Central Processor (test 1 of 5).
  40.          15:59:51 END  : Central Processor.
  41.          15:59:51 BEGIN: Numerical Processor (test 2 of 5).
  42.          15:59:53 User request: CANCEL all testing.
  43.          15:59:53 [rv=9] Status updated.
  44.          15:59:53 END  : Numerical Processor.
  45.          15:59:53 [rv=9] System Board Test completed.
  46.          15:59:53 [rv=9:User Ended] Cycle 1 ended.
  47. 03/15/94 15:59:53 System Board Test Exit.
  48.