home *** CD-ROM | disk | FTP | other *** search
/ NetNews Usenet Archive 1992 #20 / NN_1992_20.iso / spool / comp / sys / intel / 1702 < prev    next >
Encoding:
Internet Message Format  |  1992-09-13  |  1.1 KB

  1. Xref: sparky comp.sys.intel:1702 comp.sys.ibm.pc:538
  2. Path: sparky!uunet!mcsun!sunic!aun.uninett.no!nuug!fdmetd!geir
  3. From: geir@fdmetd.uucp (Geir Engebakken)
  4. Newsgroups: comp.sys.intel,comp.sys.ibm.pc
  5. Subject: trap 0D, segment violation
  6. Message-ID: <815@fdmetd.uucp>
  7. Date: 14 Sep 92 08:30:57 GMT
  8. Followup-To: poster
  9. Organization: Fellesdata a.s, Oslo, Norway
  10. Lines: 17
  11.  
  12.  
  13. This is a question from a friend, so I'm not quite sure I'm phrasing it
  14. correctly. Anyhow, what he is interested is the 0D trap in the IAPX
  15. processors in protected mode. This trap is activated when accessing
  16. protected segments I believe. Now the question is how to set the accesses 
  17. on these segments, i.e. how to make a segment Read-only, Read-write, 
  18. Fetch-allowed etc. Is this information available in the LDT, and how?
  19.  
  20.  
  21. Thanks a lot,
  22.  
  23. Geir
  24. -- 
  25. Geir Engebakken, Fellesdata a.s, P.O. Box 248, 0212 OSLO 2, NORWAY
  26. Phone : +47 2 52 80 44                            Fax   : +47 2 52 85 10
  27. E-mail : ...!mcsun!nuug!fdmetd!geir  or           geir@fdmetd.uucp
  28. <The opinions expressed, if any, do not represent Fellesdata a.s>
  29.