home *** CD-ROM | disk | FTP | other *** search
/ NetNews Usenet Archive 1992 #19 / NN_1992_19.iso / spool / comp / sys / m68k / 1063 < prev    next >
Encoding:
Text File  |  1992-08-26  |  1.5 KB  |  40 lines

  1. Newsgroups: comp.sys.m68k
  2. Path: sparky!uunet!caen!johnwitt
  3. From: johnwitt@ocher.engin.umich.edu (John P Wittkoski )
  4. Subject: Minimum speed on processors
  5. Message-ID: <7Hj-kv#@engin.umich.edu>
  6. Date: Wed, 26 Aug 92 17:14:40 EDT
  7. Organization: University of Michigan Engineering, Ann Arbor
  8. Originator: johnwitt@ocher.engin.umich.edu
  9. Nntp-Posting-Host: ocher.engin.umich.edu
  10. Lines: 28
  11.  
  12.  
  13. For a 33MHz 68030, there is a minimum clock speed listed for it in
  14. the databooks. I think it's somewhere around 25Mhz for a 33MHz version, but I
  15. don't have my databook handy.
  16.  
  17. My question is: why is there a minimum?
  18. One possibility I have heard is that the on-chip registers and/or cache
  19. are dynamic in nature, and since the chip is geared for 33MHz, it divides
  20. this down to whatever rate is needed for the refresh circuitry. Therefore,
  21. if you go below the minimum, the refresh rate slows to below the minimum
  22. needed for the refresh.
  23.  
  24. Now, is there someone out there who knows about this? I'm interested
  25. specifically in the 68xxx CPUs, but any general info would be helpful.
  26. For example:
  27. 1. Is the guess I made above accurate, or is there some other reason?
  28. 2. If the reason above is correct, does it apply to the registers, the 
  29.    cache, or both (or neither?)
  30. 3. If it's just a testing parameter, how far could I crank the clock speed
  31.    down? 20Mhz? 16,8,2,1???
  32.  
  33. Just curious. 
  34. Reply by newsgroup or email, whichever is easiest for you.
  35.  
  36.     --John Wittkoski
  37.       University of Michigan
  38.       johnwitt@engin.umich.edu
  39.  
  40.