home *** CD-ROM | disk | FTP | other *** search
/ NetNews Usenet Archive 1992 #18 / NN_1992_18.iso / spool / comp / arch / 8947 < prev    next >
Encoding:
Internet Message Format  |  1992-08-18  |  1.2 KB

  1. Xref: sparky comp.arch:8947 comp.lsi:548
  2. Path: sparky!uunet!elroy.jpl.nasa.gov!ucla-cs!ucla-se!python.icsl.ucla.edu
  3. From: inyup@python.icsl.ucla.edu (Ian Knight)
  4. Newsgroups: comp.arch,comp.lsi
  5. Subject: DELAY LINE?
  6. Keywords: timing
  7. Message-ID: <7857@lee.SEAS.UCLA.EDU>
  8. Date: 18 Aug 92 22:27:03 GMT
  9. Sender: news@SEAS.UCLA.EDU
  10. Followup-To: comp.arch
  11. Organization: UCLA Integrated Circuits & Systems Laboratory
  12. Lines: 28
  13.  
  14. Hi, folks.
  15.  
  16. Is there anybody who designed a delay line(DL, continuous time, digital) 
  17. using CMOS ?
  18.  
  19. Its specifications are as follows:
  20.  
  21. 1. the output is delayed version of input.
  22. 2. it's desirable to have the symmetric delay
  23.    (that is, rising propagation delay == falling propagation delay)
  24. 3. the delay must be controllable from "0.5ns" to "10ns"
  25.    using only circuit parameter(let's say, using gate cap. or ratio...)
  26. 4. the total area of the DL must be minimal.
  27.    (it can be included inside the usual Digital VLSI,
  28.     in quantity of 10 or more)
  29. ....
  30.  
  31. I think somebody in the DRAM business might be using DL 
  32. as a control signal for the RAS/CAS,
  33. my application is totally different, though.
  34.  
  35. Any hints really will be appreciated.
  36.  
  37. - Ian Knight
  38. --
  39.  
  40.  
  41.  - Inyup Kang
  42.