home *** CD-ROM | disk | FTP | other *** search
/ Liren Large Software Subsidy 15 / 15.iso / s / s205 / 1.ddi / BACKUP.001 / EXAMPLES_ORCADDMA.PDS < prev    next >
Encoding:
Text File  |  1991-02-27  |  5.3 KB  |  150 lines

  1. ; NET2PDS - vers 4.05.21 (12/06/1990) - (c)1990 Advanced Micro Devices, Inc.
  2. ; PDS file created    2/25/1991   4:07p
  3. ; Sourcefile: "ORCADDMA.jnf"
  4.  
  5. TITLE            ORCADDMA
  6. REVISION         1.1
  7. PATTERN          ?
  8. AUTHOR           Gerry Smith
  9. COMPANY          AMD
  10. DATE            2/25/1991
  11.  
  12. CHIP     orcaddma    MACH110
  13.  
  14.   PIN     ?       Q3_WD                REGISTERED     
  15.   PIN     ?       Q2_WD                REGISTERED     
  16.   PIN     ?       Q1_WD                REGISTERED     
  17.   PIN     ?       Q0_WD                REGISTERED     
  18.   PIN     ?       CLOCK                               
  19.   PIN     ?       D3                                  
  20.   PIN     ?       LDWCNTR                             
  21.   PIN     ?       D2                                  
  22.   PIN     ?       D1                                  
  23.   PIN     ?       ENABLE                              
  24.   PIN     ?       D0                                  
  25.   PIN     ?       TC                   COMBINATORIAL  
  26.   PIN     ?       Q3                   REGISTERED     
  27.   PIN     ?       Q2                   REGISTERED     
  28.   PIN     ?       Q1                   REGISTERED     
  29.   PIN     ?       Q0                   REGISTERED     
  30.   PIN     ?       LDACNTR                             
  31.   PIN     ?       Q7_WD                REGISTERED     
  32.   PIN     ?       Q6_WD                REGISTERED     
  33.   PIN     ?       Q5_WD                REGISTERED     
  34.   PIN     ?       Q4_WD                REGISTERED     
  35.   PIN     ?       D7                                  
  36.   PIN     ?       D6                                  
  37.   PIN     ?       D5                                  
  38.   PIN     ?       D4                                  
  39.   PIN     ?       Q7                   REGISTERED     
  40.   PIN     ?       Q6                   REGISTERED     
  41.   PIN     ?       Q5                   REGISTERED     
  42.   PIN     ?       Q4                   REGISTERED     
  43.  
  44. EQUATIONS
  45.  
  46.  Q3_WD = ((Q3_WD :+: /(Q2_WD + Q1_WD + Q0_WD + /ENABLE)) * ((/TC * ENABLE) * 
  47.         /LDWCNTR)) + (Q3_WD * (/(/TC * ENABLE) * /LDWCNTR)) + (D3 * LDWCNTR)
  48.  Q3_WD.clkf = CLOCK
  49.  Q3_WD.setf = GND
  50.  Q3_WD.rstf = GND
  51.  
  52.  Q2_WD = ((Q2_WD :+: /(Q1_WD + Q0_WD + /ENABLE)) * ((/TC * ENABLE) * 
  53.         /LDWCNTR)) + (Q2_WD * (/(/TC * ENABLE) * /LDWCNTR)) + (D2 * LDWCNTR)
  54.  Q2_WD.clkf = CLOCK
  55.  Q2_WD.setf = GND
  56.  Q2_WD.rstf = GND
  57.  
  58.  Q1_WD = ((Q1_WD :+: /(Q0_WD + /ENABLE)) * ((/TC * ENABLE) * /LDWCNTR)) + 
  59.         (Q1_WD * (/(/TC * ENABLE) * /LDWCNTR)) + (D1 * LDWCNTR)
  60.  Q1_WD.clkf = CLOCK
  61.  Q1_WD.setf = GND
  62.  Q1_WD.rstf = GND
  63.  
  64.  Q0_WD = ((Q0_WD :+: ENABLE) * ((/TC * ENABLE) * /LDWCNTR)) + (Q0_WD * (/(/TC
  65.          * ENABLE) * /LDWCNTR)) + (D0 * LDWCNTR)
  66.  Q0_WD.clkf = CLOCK
  67.  Q0_WD.setf = GND
  68.  Q0_WD.rstf = GND
  69.  
  70.  Q3 = ((Q3 :+: (Q2 * Q1 * Q0 * ENABLE)) * ((/TC * ENABLE) * /LDACNTR)) + (Q3
  71.          * (/(/TC * ENABLE) * /LDACNTR)) + (D3 * LDACNTR)
  72.  Q3.clkf = CLOCK
  73.  Q3.setf = GND
  74.  Q3.rstf = GND
  75.  
  76.  Q2 = ((Q2 :+: (Q1 * Q0 * ENABLE)) * ((/TC * ENABLE) * /LDACNTR)) + (Q2 * 
  77.         (/(/TC * ENABLE) * /LDACNTR)) + (D2 * LDACNTR)
  78.  Q2.clkf = CLOCK
  79.  Q2.setf = GND
  80.  Q2.rstf = GND
  81.  
  82.  Q1 = ((Q1 :+: (Q0 * ENABLE)) * ((/TC * ENABLE) * /LDACNTR)) + (Q1 * (/(/TC
  83.          * ENABLE) * /LDACNTR)) + (D1 * LDACNTR)
  84.  Q1.clkf = CLOCK
  85.  Q1.setf = GND
  86.  Q1.rstf = GND
  87.  
  88.  Q0 = ((Q0 :+: ENABLE) * ((/TC * ENABLE) * /LDACNTR)) + (Q0 * (/(/TC * 
  89.         ENABLE) * /LDACNTR)) + (D0 * LDACNTR)
  90.  Q0.clkf = CLOCK
  91.  Q0.setf = GND
  92.  Q0.rstf = GND
  93.  
  94. /TC = Q7_WD + Q6_WD + Q5_WD + Q4_WD + (Q3_WD + Q2_WD + Q1_WD + Q0_WD + 
  95.         /ENABLE)
  96.  
  97.  Q7_WD = ((Q7_WD :+: /(Q6_WD + Q5_WD + Q4_WD + (Q3_WD + Q2_WD + Q1_WD + Q0_WD
  98.          + /ENABLE))) * ((/TC * ENABLE) * /LDWCNTR)) + (Q7_WD * (/(/TC * 
  99.         ENABLE) * /LDWCNTR)) + (D7 * LDWCNTR)
  100.  Q7_WD.clkf = CLOCK
  101.  Q7_WD.setf = GND
  102.  Q7_WD.rstf = GND
  103.  
  104.  Q6_WD = ((Q6_WD :+: /(Q5_WD + Q4_WD + (Q3_WD + Q2_WD + Q1_WD + Q0_WD + 
  105.         /ENABLE))) * ((/TC * ENABLE) * /LDWCNTR)) + (Q6_WD * (/(/TC * ENABLE)
  106.          * /LDWCNTR)) + (D6 * LDWCNTR)
  107.  Q6_WD.clkf = CLOCK
  108.  Q6_WD.setf = GND
  109.  Q6_WD.rstf = GND
  110.  
  111.  Q5_WD = ((Q5_WD :+: /(Q4_WD + (Q3_WD + Q2_WD + Q1_WD + Q0_WD + /ENABLE))) * 
  112.         ((/TC * ENABLE) * /LDWCNTR)) + (Q5_WD * (/(/TC * ENABLE) * /LDWCNTR))
  113.          + (D5 * LDWCNTR)
  114.  Q5_WD.clkf = CLOCK
  115.  Q5_WD.setf = GND
  116.  Q5_WD.rstf = GND
  117.  
  118.  Q4_WD = ((Q4_WD :+: /(Q3_WD + Q2_WD + Q1_WD + Q0_WD + /ENABLE)) * ((/TC * 
  119.         ENABLE) * /LDWCNTR)) + (Q4_WD * (/(/TC * ENABLE) * /LDWCNTR)) + (D4
  120.          * LDWCNTR)
  121.  Q4_WD.clkf = CLOCK
  122.  Q4_WD.setf = GND
  123.  Q4_WD.rstf = GND
  124.  
  125.  Q7 = ((Q7 :+: (Q6 * Q5 * Q4 * (Q3 * Q2 * Q1 * Q0 * ENABLE))) * ((/TC * 
  126.         ENABLE) * /LDACNTR)) + (Q7 * (/(/TC * ENABLE) * /LDACNTR)) + (D7 * 
  127.         LDACNTR)
  128.  Q7.clkf = CLOCK
  129.  Q7.setf = GND
  130.  Q7.rstf = GND
  131.  
  132.  Q6 = ((Q6 :+: (Q5 * Q4 * (Q3 * Q2 * Q1 * Q0 * ENABLE))) * ((/TC * ENABLE) * 
  133.         /LDACNTR)) + (Q6 * (/(/TC * ENABLE) * /LDACNTR)) + (D6 * LDACNTR)
  134.  Q6.clkf = CLOCK
  135.  Q6.setf = GND
  136.  Q6.rstf = GND
  137.  
  138.  Q5 = ((Q5 :+: (Q4 * (Q3 * Q2 * Q1 * Q0 * ENABLE))) * ((/TC * ENABLE) * 
  139.         /LDACNTR)) + (Q5 * (/(/TC * ENABLE) * /LDACNTR)) + (D5 * LDACNTR)
  140.  Q5.clkf = CLOCK
  141.  Q5.setf = GND
  142.  Q5.rstf = GND
  143.  
  144.  Q4 = ((Q4 :+: (Q3 * Q2 * Q1 * Q0 * ENABLE)) * ((/TC * ENABLE) * /LDACNTR))
  145.          + (Q4 * (/(/TC * ENABLE) * /LDACNTR)) + (D4 * LDACNTR)
  146.  Q4.clkf = CLOCK
  147.  Q4.setf = GND
  148.  Q4.rstf = GND
  149.  
  150.