home *** CD-ROM | disk | FTP | other *** search
/ Media Share 9 / MEDIASHARE_09.ISO / hamradio / s920603.zip / HAPN.H < prev    next >
C/C++ Source or Header  |  1992-04-03  |  4KB  |  165 lines

  1. #ifndef    _HAPN_H
  2. #define    _HAPN_H
  3.  
  4. #ifndef    _GLOBAL_H
  5. #include "global.h"
  6. #endif
  7.  
  8. #ifndef    _MBUF_H
  9. #include "mbuf.h"
  10. #endif
  11.  
  12. #ifndef    _IFACE_H
  13. #include "iface.h"
  14. #endif
  15.  
  16. #ifndef    _TIMER_H
  17. #include "timer.h"
  18. #endif
  19.  
  20. /*  HAPN-1 PC plug-in card driver.
  21.  *  This card contains an Intel 8273 SDLC/HDLC Protocol Controller
  22.  *  The card is hardwired to addresses 310-31f and IRQ 2
  23.  */
  24.  
  25. #define NHAPN 1
  26. #define INTMASK 0x21        /*  PC interrupt controller (8259) */
  27.  
  28. struct hapn {
  29.     struct iface *iface;
  30.  
  31.     long rxints;            /* RX interupt count                  */
  32.     long txints;            /* TX interrupt count                 */
  33.                 /* Error counters                     */
  34.     int badint;             /* Bad interrupt type                 */
  35.     int crcerr;             /* CRC errors                         */
  36.     int aborts;             /* RX frame aborts                    */
  37.     int dmaorun;            /* DMA overun                         */
  38.     int toobig;             /* RX frame too large                 */
  39.     int rframes;            /* # of RX frames                     */
  40.     int cdloss;             /* Loss of DCD during receive         */
  41.     int rxorun;             /* Receive interrupt overun           */
  42.     int nomem;              /* insufficient memory                */
  43.     int t_urun;             /* TX underruns                       */
  44.     int ctsloss;            /* Loss of CTS (dead-man timeout)     */
  45.     int taborts;            /* TX aborts                          */
  46.     int tframes;            /* # of TX frames                     */
  47.  
  48.     struct mbuf *rcvbuf;    /* Current receive buffer             */
  49.     int16 bufsiz;           /* Maximum RX frame size              */
  50.     char *rcp;        /* RX data pointer                    */
  51.  
  52.     struct mbuf *sndq;      /* Transmit frames queue              */
  53.     int16 sndcnt;           /* Count of frames on sndq            */
  54.     struct mbuf *sndbuf;    /* Current TX frame buffer            */
  55.     int tstate;             /* Transmitter state                  */
  56. #define IDLE 0
  57. #define DEFER 1
  58. #define ACTIVE 2
  59.     struct timer defer;
  60.     int mode;               /* Channel-access mode                */
  61. #define CSMA 0
  62. #define FULLDUP 1
  63.     int16 base;             /* Base I/O address of board          */
  64.     unsigned vec;           /* Interrupt level                    */
  65.     INTERRUPT (*oldvec) __ARGS((void));    /* Previous interrupt service vector */
  66.     char chain;        /* Interrupt chaining enable */
  67. };
  68.  
  69. extern struct hapn Hapn[];
  70.  
  71. /*  Interrupt vector handler  */
  72.  
  73. /* In hapn.c: */
  74. INTERRUPT (far *(haint)__ARGS((int dev)))();
  75.  
  76. /* In hapnvec.asm: */
  77. INTERRUPT ha0vec __ARGS((void));
  78.  
  79. /*  8273 register addresses  */
  80.  
  81. #define CMD 0
  82. #define STA 0
  83. #define PAR 1
  84. #define RES 1
  85. #define RST 1
  86. #define TXI 2
  87. #define RXI 3
  88. #define TXD 4
  89. #define RXD 8
  90.  
  91. /*  8273 commands  */
  92.  
  93. #define    SET_ONE        0xa4
  94. #define    RST_ONE        0x64
  95. #define    SET_XFER    0x97
  96. #define    RST_XFER    0x57
  97. #define    SET_MODE    0x91
  98. #define    RST_MODE    0x51
  99. #define    HDLC        0x20
  100. #define    EOP        0x10
  101. #define    EARLY        0x8
  102. #define    BUFFERD        4
  103. #define    PREFRM        2
  104. #define    FLG_STM        1
  105. #define    SET_SERIAL    0xa0
  106. #define    RST_SERIAL    0x60
  107. #define    LOOP        4
  108. #define    TXC_RXC        2
  109. #define    NRZI        1
  110. #define GENERAL_RX    0xc0
  111. #define SELECT_RX    0xc1
  112. #define SELECT_LRX    0xc2
  113. #define RX_DISABLE    0xc5
  114. #define TX_FRAME    0xc8
  115. #define LOOP_TX        0xca
  116. #define TX_TRANS    0xc9
  117. #define ABORT_TXF    0xcc
  118. #define ABORT_LTX    0xce
  119. #define ABORT_TXT    0xcd
  120. #define READ_A        0x22
  121. #define    CD        2
  122. #define    CTS        1
  123. #define READ_B        0x23
  124. #define SET_B        0xa3
  125. #define RST_B        0x63
  126. #define FLAG_D        0x20
  127. #define IRQ_ENB        8
  128. #define RTS        1
  129.  
  130. /*  Status register bits  */
  131.  
  132. #define CBSY    0x80
  133. #define CBF    0x40
  134. #define CPBF    0x20
  135. #define CRBF    0x10
  136. #define RXINT    8
  137. #define TXINT    4
  138. #define RXIRA    2
  139. #define TXIRA    1
  140.  
  141. /*  Transmit result codes  */
  142.  
  143. #define EARLY_TXI    0xc
  144. #define TX_CMPLT    0xd
  145. #define DMA_URUN    0xe
  146. #define CTS_LOSS    0xf
  147. #define ABORT_CMPLT    0x10
  148.  
  149. /*  Receive result codes  */
  150.  
  151. #define A1_MATCH    0
  152. #define A2_MATCH    1
  153. #define CRCERR        3
  154. #define ABORT_DET    4
  155. #define IDLE_DET    5
  156. #define EOP_DET        6
  157. #define SHORT_FRM    7
  158. #define DMA_OVRN    8
  159. #define MEM_OVFL    9
  160. #define CD_LOSS        0xa
  161. #define RX_ORUN        0xb
  162.  
  163. #endif    /* _HAPN_H */
  164.  
  165.