home *** CD-ROM | disk | FTP | other *** search
/ Geek Gadgets 1 / ADE-1.bin / ade-dist / gdb-4.16-base.tgz / gdb-4.16-base.tar / fsf / gdb / include / opcode / sparc.h < prev    next >
C/C++ Source or Header  |  1996-03-07  |  8KB  |  221 lines

  1. /* Definitions for opcode table for the sparc.
  2.    Copyright (C) 1989, 1991, 1992, 1995, 1996 Free Software Foundation, Inc.
  3.  
  4. This file is part of GAS, the GNU Assembler, GDB, the GNU debugger, and
  5. the GNU Binutils.
  6.  
  7. GAS/GDB is free software; you can redistribute it and/or modify
  8. it under the terms of the GNU General Public License as published by
  9. the Free Software Foundation; either version 2, or (at your option)
  10. any later version.
  11.  
  12. GAS/GDB is distributed in the hope that it will be useful,
  13. but WITHOUT ANY WARRANTY; without even the implied warranty of
  14. MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.    See the
  15. GNU General Public License for more details.
  16.  
  17. You should have received a copy of the GNU General Public License
  18. along with GAS or GDB; see the file COPYING.    If not, write to
  19. the Free Software Foundation, 59 Temple Place - Suite 330,
  20. Boston, MA 02111-1307, USA.  */
  21.  
  22. /* The SPARC opcode table (and other related data) is defined in
  23.    the opcodes library in sparc-opc.c.  If you change anything here, make
  24.    sure you fix up that file, and vice versa.  */
  25.  
  26.  /* FIXME-someday: perhaps the ,a's and such should be embedded in the
  27.     instruction's name rather than the args.  This would make gas faster, pinsn
  28.     slower, but would mess up some macros a bit.  xoxorich. */
  29.  
  30. /* List of instruction sets variations.
  31.    These values are such that each element is either a superset of a
  32.    preceding each one or they conflict in which case SPARC_OPCODE_CONFLICT_P
  33.    returns non-zero.
  34.    The values are indices into `sparc_opcode_archs' defined in sparc-opc.c.
  35.    Don't change this without updating sparc-opc.c.  */
  36.  
  37. enum sparc_opcode_arch_val {
  38.   SPARC_OPCODE_ARCH_V6 = 0,
  39.   SPARC_OPCODE_ARCH_V7,
  40.   SPARC_OPCODE_ARCH_V8,
  41.   SPARC_OPCODE_ARCH_SPARCLET,
  42.   SPARC_OPCODE_ARCH_SPARCLITE,
  43.   /* v9 variants must appear last */
  44.   SPARC_OPCODE_ARCH_V9,
  45.   SPARC_OPCODE_ARCH_V9A, /* v9 with ultrasparc additions */
  46.   SPARC_OPCODE_ARCH_BAD /* error return from sparc_opcode_lookup_arch */
  47. };
  48.  
  49. /* The highest architecture in the table.  */
  50. #define SPARC_OPCODE_ARCH_MAX (SPARC_OPCODE_ARCH_BAD - 1)
  51.  
  52. /* Table of cpu variants.  */
  53.  
  54. struct sparc_opcode_arch {
  55.   const char *name;
  56.   /* Mask of sparc_opcode_arch_val's supported.
  57.      EG: For v7 this would be ((1 << v6) | (1 << v7)).  */
  58.   /* These are short's because sparc_opcode.architecture is.  */
  59.   short supported;
  60. };
  61.  
  62. extern const struct sparc_opcode_arch sparc_opcode_archs[];
  63.  
  64. /* Given architecture name, look up it's sparc_opcode_arch_val value.  */
  65. extern enum sparc_opcode_arch_val sparc_opcode_lookup_arch ();
  66.  
  67. /* Return the bitmask of supported architectures for ARCH.  */
  68. #define SPARC_OPCODE_SUPPORTED(ARCH) (sparc_opcode_archs[ARCH].supported)
  69.  
  70. /* Non-zero if ARCH1 conflicts with ARCH2.
  71.    IE: ARCH1 as a supported bit set that ARCH2 doesn't, and vice versa.  */
  72. #define SPARC_OPCODE_CONFLICT_P(ARCH1, ARCH2) \
  73. (((SPARC_OPCODE_SUPPORTED (ARCH1) & SPARC_OPCODE_SUPPORTED (ARCH2)) \
  74.   != SPARC_OPCODE_SUPPORTED (ARCH1)) \
  75.  && ((SPARC_OPCODE_SUPPORTED (ARCH1) & SPARC_OPCODE_SUPPORTED (ARCH2)) \
  76.      != SPARC_OPCODE_SUPPORTED (ARCH2)))
  77.  
  78. /* Structure of an opcode table entry.  */
  79.  
  80. struct sparc_opcode {
  81.   const char *name;
  82.   unsigned long match;    /* Bits that must be set. */
  83.   unsigned long lose;    /* Bits that must not be set. */
  84.   const char *args;
  85.   /* This was called "delayed" in versions before the flags. */
  86.   char flags;
  87.   short architecture;    /* Bitmask of sparc_opcode_arch_val's.  */
  88. };
  89.  
  90. #define    F_DELAYED    1    /* Delayed branch */
  91. #define    F_ALIAS        2    /* Alias for a "real" instruction */
  92. #define    F_UNBR        4    /* Unconditional branch */
  93. #define    F_CONDBR    8    /* Conditional branch */
  94. #define    F_JSR        16    /* Subroutine call */
  95. /* FIXME: Add F_ANACHRONISTIC flag for v9.  */
  96.  
  97. /*
  98.  
  99. All sparc opcodes are 32 bits, except for the `set' instruction (really a
  100. macro), which is 64 bits. It is handled as a special case.
  101.  
  102. The match component is a mask saying which bits must match a particular
  103. opcode in order for an instruction to be an instance of that opcode.
  104.  
  105. The args component is a string containing one character for each operand of the
  106. instruction.
  107.  
  108. Kinds of operands:
  109.     #    Number used by optimizer.    It is ignored.
  110.     1    rs1 register.
  111.     2    rs2 register.
  112.     d    rd register.
  113.     e    frs1 floating point register.
  114.     v    frs1 floating point register (double/even).
  115.     V    frs1 floating point register (quad/multiple of 4).
  116.     f    frs2 floating point register.
  117.     B    frs2 floating point register (double/even).
  118.     R    frs2 floating point register (quad/multiple of 4).
  119.     g    frsd floating point register.
  120.     H    frsd floating point register (double/even).
  121.     J    frsd floating point register (quad/multiple of 4).
  122.     b    crs1 coprocessor register
  123.     c    crs2 coprocessor register
  124.     D    crsd coprocessor register
  125.     m    alternate space register (asr) in rd
  126.     M    alternate space register (asr) in rs1
  127.     h    22 high bits.
  128.     K    MEMBAR mask (7 bits). (v9)
  129.     j    10 bit Immediate. (v9)
  130.     I    11 bit Immediate. (v9)
  131.     i    13 bit Immediate.
  132.     n    22 bit immediate.
  133.     k    2+14 bit PC relative immediate. (v9)
  134.     G    19 bit PC relative immediate. (v9)
  135.     l    22 bit PC relative immediate.
  136.     L    30 bit PC relative immediate.
  137.     a    Annul.    The annul bit is set.
  138.     A    Alternate address space. Stored as 8 bits.
  139.     C    Coprocessor state register.
  140.     F    floating point state register.
  141.     p    Processor state register.
  142.     N    Branch predict clear ",pn" (v9)
  143.     T    Branch predict set ",pt" (v9)
  144.     z    %icc. (v9)
  145.     Z    %xcc. (v9)
  146.     q    Floating point queue.
  147.     r    Single register that is both rs1 and rd.
  148.     O    Single register that is both rs2 and rd.
  149.     Q    Coprocessor queue.
  150.     S    Special case.
  151.     t    Trap base register.
  152.     w    Window invalid mask register.
  153.     y    Y register.
  154.     u    sparclet coprocessor registers in rd position
  155.     U    sparclet coprocessor registers in rs1 position
  156.     E    %ccr. (v9)
  157.     s    %fprs. (v9)
  158.     P    %pc.  (v9)
  159.     W    %tick.    (v9)
  160.     o    %asi. (v9)
  161.     6    %fcc0. (v9)
  162.     7    %fcc1. (v9)
  163.     8    %fcc2. (v9)
  164.     9    %fcc3. (v9)
  165.     !    Privileged Register in rd (v9)
  166.     ?    Privileged Register in rs1 (v9)
  167.     *    Prefetch function constant. (v9)
  168.     x    OPF field (v9 impdep).
  169.  
  170. The following chars are unused: (note: ,[] are used as punctuation)
  171. [XY3450]
  172.  
  173. */
  174.  
  175. #define OP2(x)        (((x)&0x7) << 22) /* op2 field of format2 insns */
  176. #define OP3(x)        (((x)&0x3f) << 19) /* op3 field of format3 insns */
  177. #define OP(x)        ((unsigned)((x)&0x3) << 30) /* op field of all insns */
  178. #define OPF(x)        (((x)&0x1ff) << 5) /* opf field of float insns */
  179. #define OPF_LOW5(x)    OPF((x)&0x1f) /* v9 */
  180. #define F3F(x, y, z)    (OP(x) | OP3(y) | OPF(z)) /* format3 float insns */
  181. #define F3I(x)        (((x)&0x1) << 13) /* immediate field of format 3 insns */
  182. #define F2(x, y)    (OP(x) | OP2(y)) /* format 2 insns */
  183. #define F3(x, y, z)    (OP(x) | OP3(y) | F3I(z)) /* format3 insns */
  184. #define F1(x)        (OP(x))
  185. #define DISP30(x)    ((x)&0x3fffffff)
  186. #define ASI(x)        (((x)&0xff) << 5) /* asi field of format3 insns */
  187. #define RS2(x)        ((x)&0x1f) /* rs2 field */
  188. #define SIMM13(x)    ((x)&0x1fff) /* simm13 field */
  189. #define RD(x)        (((x)&0x1f) << 25) /* destination register field */
  190. #define RS1(x)        (((x)&0x1f) << 14) /* rs1 field */
  191. #define ASI_RS2(x)    (SIMM13(x))
  192. #define MEMBAR(x)    ((x)&0x7f)
  193.  
  194. #define ANNUL    (1<<29)
  195. #define BPRED    (1<<19)    /* v9 */
  196. #define    IMMED    F3I(1)
  197. #define RD_G0    RD(~0)
  198. #define    RS1_G0    RS1(~0)
  199. #define    RS2_G0    RS2(~0)
  200.  
  201. extern struct sparc_opcode sparc_opcodes[];
  202. extern const int sparc_num_opcodes;
  203.  
  204. int sparc_encode_asi ();
  205. char *sparc_decode_asi ();
  206. int sparc_encode_membar ();
  207. char *sparc_decode_membar ();
  208. int sparc_encode_prefetch ();
  209. char *sparc_decode_prefetch ();
  210. int sparc_encode_sparclet_cpreg ();
  211. char *sparc_decode_sparclet_cpreg ();
  212.  
  213. /*
  214.  * Local Variables:
  215.  * fill-column: 131
  216.  * comment-column: 0
  217.  * End:
  218.  */
  219.  
  220. /* end of sparc.h */
  221.