home *** CD-ROM | disk | FTP | other *** search
/ Intermedia 1998 January / inter1_98.iso / www / rozi / ADC080X.TXT < prev    next >
Text File  |  1997-12-15  |  6KB  |  169 lines

  1.  ADC0801/2/3/4/5
  2. -----------------
  3.  
  4. 8-bitowe przetworniki A/C
  5.  
  6.    Opis ogolny:
  7. Sa wykonane w technologii CMOS. Uklady realizuja przetwarzanie metoda kolejnych
  8. przyblizen z wykorzystaniem roznicowej drabinki rezystorowej typu 256R. Zostaly
  9. zaprojektowane do wspolpracy z mikroprocesorami pochodnymi od 8080A z trojsta-
  10. nowymi zatrzaskami wyjsciowymi bezposrednio sterujacymi szyna magistrali danych.
  11. Zachowuja sie jak specyficzne komorki pamieci lub porty I/O mikroprocesora, nie
  12. wymagajac zadnych sprzegajacych ukladow logicznych.
  13. Roznicowe wejscia napiecia analogowego umozliwiaja polepszenie tlumienia sygna-
  14. low wspolnych i przesuniecie zera analogowego napiecia wejsciowego. Wejsciowe
  15. napiecie odniesienia moze byc regulowane umozliwiajac przetwarzanie wiekszego
  16. zakresu napiec analogowych z pelna rozdzielczoscia 8 bitow.
  17.  
  18.    Opis wyprowadzen:
  19. CS\    wejscie wyboru ukladu
  20. RD\    aktywizacja odczytu
  21. WR\    aktywizacja zapisu
  22. CLK IN    wejscie generatora zegarowego
  23. CLK R    sprzezenie zwrotne generatora zegarowego
  24. INTR\    wyjscie konca przetwarzania
  25. Vin(+)  dodatni biegun napiecia wejsciowego
  26. Vin(-)    ujemny biegun napiecia wejsciowego
  27. A GND    masa analogowa
  28. Vref/2    wejscie napiecia odniesienia
  29. D GND    masa cyfrowa
  30. DB0-DB7    wyjscia cyfrowe
  31.         DB7 - wyjscie MSB, DB0 - wyjscie LSB
  32. Vcc    zasilanie i napiecie odniesienia
  33.  
  34.    Podstawowe parametry:
  35. dopusczalne napiecie zasilania                6,5 V
  36. dopuszczalne napiecie wejsc sterujacych            -0,3...+18 V
  37. dopuszczalne napiecie pozostalych wyprowadzen        -0,3...(Vcc+0,3) V
  38. dopuszczalna moc rozpraszania przy Ta=25 stopni C    875 mW
  39. robocze napiecie zasilania                4,5...6,3 V (typowo 5 V)
  40. rozdzielczosc                        8 bitow
  41. czestotliwosc zegara (typowa)                640 kHz
  42. czas przetwarzania (typowy)                100 mikro s
  43.  
  44. Wlasciowsci:
  45. * wspolpraca z mikroprocesorem 8080 i podobnymi
  46. * zbedne sprzegajace uklady logiczne
  47. * czas dostepu 135 ns
  48. * wspolpraca z dowolnym mikroprocesorem lub samodzielna
  49. * roznicowe wejscie napiecia analogowego
  50. * napiecie wejsc i wyjsc logicznych zgodne z poziomami MOS i TTL
  51. * praca ze zrodlem napiecia odniesienia 2,5 V (np. LM336)
  52. * ewnetrzny generator zegarowy
  53. * zakres napiec wejsciowych 0 do 5 V przy zasilaniu pojedynczym napieciem 5 V
  54. * zbedna korekcja zera
  55. * uklad dostepny w standardowych obudowach DIP 20, SO 20, PCC 20
  56. * przetwarzanie wzgledne lub bezwzgledne przy napieciu odniesienia 5 V,
  57.   2,5 V lub regulowanym
  58.  
  59.  
  60.  
  61.             ┌───┬─┬───┐
  62.         CS ─┤1  └─┘ 20├─ Vcc (Vref)        ADC080xLCN
  63.         RD ─┤2      19├─ CLK R            ADC080xLCJ
  64.         WR ─┤3      18├─ DB0 (LSB)        ADC080xLJ
  65.     CLK IN ─┤4      17├─ DB1            (obudowa DIP)
  66.       INTR ─┤5      16├─ DB2
  67.     Vin(+) ─┤6      15├─ DB3            ADC080xLCWM
  68.     Vin(-) ─┤7      14├─ DB4            (obudowa SO)
  69.      A GND ─┤8      13├─ DB5
  70.     Vref/2 ─┤9      12├─ DB6
  71.      D GND ─┤10     11├─ DB7 (MSB)
  72.             └─────────┘
  73.  
  74.  
  75.  
  76.  
  77.  
  78.  ADC0808/09
  79. ------------
  80.  
  81. 8-bitowe przetworniki A/C z 8-kanalowymi multiplekserami analogowymi
  82.  
  83. Wykonane w technologi CMOS. Zawieraja 8-kanalowe multipleksery wejsc i uklady
  84. sterujace zgodne z mikroprocesorami. Uklady realizuja przetwarzanie A/C metoda
  85. kolejnych
  86. przyblizen. Podstawowymi elementami skladowymi przetwornikow sa: stabilizowany
  87. impulsowo komparator o duzej impedancji, dzielnik napiecia typu 256R z drzewem
  88. przelacznikow analogowych i rejestr kolejnych przyblizen (SAR). 8-kanalowy
  89. multiplekser analogowy umozliwia bezposrednie dolaczenie do ukladu osmiu nie-
  90. symetrycznych sygnalow analogowych. Rozwiazania konstrukcyjne ukladu eliminuja
  91. potrzebe zewnetrznej korekcji era i zakresu. Proste sprzezenie z mikroproceso-
  92. rem jest realizowane przez zatrzaskiwane wejscia adresowe multipleksera oraz
  93. zatrzaskiwane 3-stanowe wyjscia zgodne ze standardem TTL.
  94.  
  95.    Wlasciwosci:
  96. * prosty interfejs z mikroprocesorem
  97. * przetwarzanie wzgledne lub bezwzgledne ze stalym (5 V) albo regulowanym
  98.   napieciem odniesienia
  99. * nie wymaga korekcji zera lub zakresu
  100. * 8-kanalowy multiplekser z dekoderem adresu
  101. * zakres napiecia wejsciowego 0 do 5 V przy pojedynczym zasilaniu 5 V
  102. * poziomy wyjsciowe zgodne ze standardem TTL
  103. * obudowa ceramiczna lub plastykowa DIP oraz plastykowa PCC
  104.  
  105.    Opis wyprowadzen:
  106. IN0...IN7        wejscia analogowe
  107. START            wejscie startu przetwarzania
  108. EOC            wyjscie konca przetwarzania
  109. OE            zezwolenie wyjscia
  110. CLK            wejscie zegarowe
  111. Vcc            zasilanie
  112. GND            masa
  113. Vref(+)            dodatni biegun napiecia odniesienia
  114. Vref(-)            ujemy biegun napiecia odniesienia
  115. ADD A, ADD B, ADD C    wejscia adresowe multipleksera
  116. 2-1...2-8        wyjscia cyfrowe
  117.                         2-1 - wyjscie MSB, 2-8 - wyjscie LSB
  118.  
  119.    Interfejsy mikroprocesorowe:
  120. procesor    odczyt (READ\)        zapis (WRITE\)        przerwanie
  121. 8080        MEMR\            MEMW\            INTR
  122. 8085        RD\            WR\            INTR
  123. Z80        RD\            WR\            INT\
  124. 6800        VMA x (fi) 2 x R/W    VMA x (fi) x (R/W)\    IRQA\ lub IRQB\
  125.  
  126.    Adresy kanalow analogowych:
  127. wybrany kanal    adres
  128.         C B A
  129. IN0        L L L
  130. IN1        L L H
  131. IN2        L H L
  132. IN3        L H H
  133. IN4        H L L
  134. IN5        H L H
  135. IN6        H H L
  136. IN7        H H H
  137.  
  138.    Podstawowe paramtry:
  139. dopusczalne napiecie zasilania                6,5 V
  140. dopuszczalne napiecie wejsc sterujacych            -0,3...+15 V
  141. dopuszczalne napiecie pozostalych wyprowadzen        -0,3...(Vcc+0,3) V
  142. dopuszczalna moc rozpraszania przy Ta=25 stopni C    875 mW
  143. robocza temperatura otoczenia (ADC0808CJ)        -55...+125 stopni C
  144. robocza temperatura otoczenia (pozostale)        -40...+85
  145. robocze napiecie zasilania                4,5...6,0 V (typowo 5 V)
  146. rozdzielczosc                        8 bitow
  147. calkowity blad niekorygowany ADC0808 (max. przy Ta=25)    1/2 LSB
  148. calkowity blad niekorygowany ADC0808 max przy Ta=0..70    1/2 LSB
  149. pobor pradu (maksymalny przy fclk=640 kHz)        3 mA
  150. czestotliwosc zegara (typowa)                640 kHz
  151. czas przetwarzania (typowy)                100 mikro s
  152.  
  153.  
  154.             ┌───┬─┬───┐
  155.        IN3 ─┤1  └─┘ 28├─ IN2            ADC0808/09CCN
  156.        IN4 ─┤2      27├─ IN1            ADC0808CCJ
  157.        IN5 ─┤3      26├─ IN0            ADC0808CJ
  158.        IN6 ─┤4      25├─ ADD A            (obudowa DIP)
  159.        IN7 ─┤5      24├─ ADD B
  160.      START ─┤6      23├─ ADD C
  161.        EOC ─┤7      22├─ ALE
  162.        2-7 ─┤8      21├─ 2-1 (MSB)
  163.         OE ─┤9      20├─ 2-2
  164.        CLS ─┤10     19├─ 2-3
  165.        Vcc ─┤11     18├─ 2-4
  166.    Vref(+) ─┤12     17├─ 2-8 (LSB)
  167.        GND ─┤13     16├─ Vref(-)
  168.        2-5 ─┤14     15├─ 2-6
  169.             └─────────┘