home
***
CD-ROM
|
disk
|
FTP
|
other
***
search
/
Intermedia 1998 January
/
inter1_98.iso
/
www
/
rozi
/
ADC080X.TXT
< prev
next >
Wrap
Text File
|
1997-12-15
|
6KB
|
169 lines
ADC0801/2/3/4/5
-----------------
8-bitowe przetworniki A/C
Opis ogolny:
Sa wykonane w technologii CMOS. Uklady realizuja przetwarzanie metoda kolejnych
przyblizen z wykorzystaniem roznicowej drabinki rezystorowej typu 256R. Zostaly
zaprojektowane do wspolpracy z mikroprocesorami pochodnymi od 8080A z trojsta-
nowymi zatrzaskami wyjsciowymi bezposrednio sterujacymi szyna magistrali danych.
Zachowuja sie jak specyficzne komorki pamieci lub porty I/O mikroprocesora, nie
wymagajac zadnych sprzegajacych ukladow logicznych.
Roznicowe wejscia napiecia analogowego umozliwiaja polepszenie tlumienia sygna-
low wspolnych i przesuniecie zera analogowego napiecia wejsciowego. Wejsciowe
napiecie odniesienia moze byc regulowane umozliwiajac przetwarzanie wiekszego
zakresu napiec analogowych z pelna rozdzielczoscia 8 bitow.
Opis wyprowadzen:
CS\ wejscie wyboru ukladu
RD\ aktywizacja odczytu
WR\ aktywizacja zapisu
CLK IN wejscie generatora zegarowego
CLK R sprzezenie zwrotne generatora zegarowego
INTR\ wyjscie konca przetwarzania
Vin(+) dodatni biegun napiecia wejsciowego
Vin(-) ujemny biegun napiecia wejsciowego
A GND masa analogowa
Vref/2 wejscie napiecia odniesienia
D GND masa cyfrowa
DB0-DB7 wyjscia cyfrowe
DB7 - wyjscie MSB, DB0 - wyjscie LSB
Vcc zasilanie i napiecie odniesienia
Podstawowe parametry:
dopusczalne napiecie zasilania 6,5 V
dopuszczalne napiecie wejsc sterujacych -0,3...+18 V
dopuszczalne napiecie pozostalych wyprowadzen -0,3...(Vcc+0,3) V
dopuszczalna moc rozpraszania przy Ta=25 stopni C 875 mW
robocze napiecie zasilania 4,5...6,3 V (typowo 5 V)
rozdzielczosc 8 bitow
czestotliwosc zegara (typowa) 640 kHz
czas przetwarzania (typowy) 100 mikro s
Wlasciowsci:
* wspolpraca z mikroprocesorem 8080 i podobnymi
* zbedne sprzegajace uklady logiczne
* czas dostepu 135 ns
* wspolpraca z dowolnym mikroprocesorem lub samodzielna
* roznicowe wejscie napiecia analogowego
* napiecie wejsc i wyjsc logicznych zgodne z poziomami MOS i TTL
* praca ze zrodlem napiecia odniesienia 2,5 V (np. LM336)
* ewnetrzny generator zegarowy
* zakres napiec wejsciowych 0 do 5 V przy zasilaniu pojedynczym napieciem 5 V
* zbedna korekcja zera
* uklad dostepny w standardowych obudowach DIP 20, SO 20, PCC 20
* przetwarzanie wzgledne lub bezwzgledne przy napieciu odniesienia 5 V,
2,5 V lub regulowanym
┌───┬─┬───┐
CS ─┤1 └─┘ 20├─ Vcc (Vref) ADC080xLCN
RD ─┤2 19├─ CLK R ADC080xLCJ
WR ─┤3 18├─ DB0 (LSB) ADC080xLJ
CLK IN ─┤4 17├─ DB1 (obudowa DIP)
INTR ─┤5 16├─ DB2
Vin(+) ─┤6 15├─ DB3 ADC080xLCWM
Vin(-) ─┤7 14├─ DB4 (obudowa SO)
A GND ─┤8 13├─ DB5
Vref/2 ─┤9 12├─ DB6
D GND ─┤10 11├─ DB7 (MSB)
└─────────┘
ADC0808/09
------------
8-bitowe przetworniki A/C z 8-kanalowymi multiplekserami analogowymi
Wykonane w technologi CMOS. Zawieraja 8-kanalowe multipleksery wejsc i uklady
sterujace zgodne z mikroprocesorami. Uklady realizuja przetwarzanie A/C metoda
kolejnych
przyblizen. Podstawowymi elementami skladowymi przetwornikow sa: stabilizowany
impulsowo komparator o duzej impedancji, dzielnik napiecia typu 256R z drzewem
przelacznikow analogowych i rejestr kolejnych przyblizen (SAR). 8-kanalowy
multiplekser analogowy umozliwia bezposrednie dolaczenie do ukladu osmiu nie-
symetrycznych sygnalow analogowych. Rozwiazania konstrukcyjne ukladu eliminuja
potrzebe zewnetrznej korekcji era i zakresu. Proste sprzezenie z mikroproceso-
rem jest realizowane przez zatrzaskiwane wejscia adresowe multipleksera oraz
zatrzaskiwane 3-stanowe wyjscia zgodne ze standardem TTL.
Wlasciwosci:
* prosty interfejs z mikroprocesorem
* przetwarzanie wzgledne lub bezwzgledne ze stalym (5 V) albo regulowanym
napieciem odniesienia
* nie wymaga korekcji zera lub zakresu
* 8-kanalowy multiplekser z dekoderem adresu
* zakres napiecia wejsciowego 0 do 5 V przy pojedynczym zasilaniu 5 V
* poziomy wyjsciowe zgodne ze standardem TTL
* obudowa ceramiczna lub plastykowa DIP oraz plastykowa PCC
Opis wyprowadzen:
IN0...IN7 wejscia analogowe
START wejscie startu przetwarzania
EOC wyjscie konca przetwarzania
OE zezwolenie wyjscia
CLK wejscie zegarowe
Vcc zasilanie
GND masa
Vref(+) dodatni biegun napiecia odniesienia
Vref(-) ujemy biegun napiecia odniesienia
ADD A, ADD B, ADD C wejscia adresowe multipleksera
2-1...2-8 wyjscia cyfrowe
2-1 - wyjscie MSB, 2-8 - wyjscie LSB
Interfejsy mikroprocesorowe:
procesor odczyt (READ\) zapis (WRITE\) przerwanie
8080 MEMR\ MEMW\ INTR
8085 RD\ WR\ INTR
Z80 RD\ WR\ INT\
6800 VMA x (fi) 2 x R/W VMA x (fi) x (R/W)\ IRQA\ lub IRQB\
Adresy kanalow analogowych:
wybrany kanal adres
C B A
IN0 L L L
IN1 L L H
IN2 L H L
IN3 L H H
IN4 H L L
IN5 H L H
IN6 H H L
IN7 H H H
Podstawowe paramtry:
dopusczalne napiecie zasilania 6,5 V
dopuszczalne napiecie wejsc sterujacych -0,3...+15 V
dopuszczalne napiecie pozostalych wyprowadzen -0,3...(Vcc+0,3) V
dopuszczalna moc rozpraszania przy Ta=25 stopni C 875 mW
robocza temperatura otoczenia (ADC0808CJ) -55...+125 stopni C
robocza temperatura otoczenia (pozostale) -40...+85
robocze napiecie zasilania 4,5...6,0 V (typowo 5 V)
rozdzielczosc 8 bitow
calkowity blad niekorygowany ADC0808 (max. przy Ta=25) 1/2 LSB
calkowity blad niekorygowany ADC0808 max przy Ta=0..70 1/2 LSB
pobor pradu (maksymalny przy fclk=640 kHz) 3 mA
czestotliwosc zegara (typowa) 640 kHz
czas przetwarzania (typowy) 100 mikro s
┌───┬─┬───┐
IN3 ─┤1 └─┘ 28├─ IN2 ADC0808/09CCN
IN4 ─┤2 27├─ IN1 ADC0808CCJ
IN5 ─┤3 26├─ IN0 ADC0808CJ
IN6 ─┤4 25├─ ADD A (obudowa DIP)
IN7 ─┤5 24├─ ADD B
START ─┤6 23├─ ADD C
EOC ─┤7 22├─ ALE
2-7 ─┤8 21├─ 2-1 (MSB)
OE ─┤9 20├─ 2-2
CLS ─┤10 19├─ 2-3
Vcc ─┤11 18├─ 2-4
Vref(+) ─┤12 17├─ 2-8 (LSB)
GND ─┤13 16├─ Vref(-)
2-5 ─┤14 15├─ 2-6
└─────────┘