home *** CD-ROM | disk | FTP | other *** search
/ HAM Radio 3 / hamradioversion3.0examsandprograms1992.iso / packet / n17jsrc / 8250.h < prev    next >
C/C++ Source or Header  |  1991-06-24  |  6KB  |  167 lines

  1. /* Various I/O definitions specific to asynch I/O on the IBM PC */
  2. /* Mods by G1EMM */
  3. #ifndef    _8250_H
  4. #define    _8250_H
  5.  
  6. #ifndef    _MBUF_H
  7. #include "mbuf.h"
  8. #endif
  9.  
  10. #ifndef    _IFACE_H
  11. #include "iface.h"
  12. #endif
  13.  
  14. /* Output pseudo-dma control structure */
  15. struct dma {
  16.     char *data;    /* current output pointer */
  17.     unsigned short cnt;    /* byte count remaining */
  18.     char flags;    /* transmitter active */
  19. };
  20.  
  21. /* Read fifo control structure */
  22. struct fifo {
  23.     char *buf;        /* Ring buffer */
  24.     unsigned bufsize;    /* Size of ring buffer */
  25.     char *wp;        /* Write pointer */
  26.     char *rp;        /* Read pointer */
  27.     unsigned short cnt;    /* count of characters in buffer */
  28.     unsigned short hiwat;    /* High water mark */
  29.     long overrun;        /* count of sw fifo buffer overruns */
  30. };
  31.  
  32. /* Asynch controller control block */
  33. struct asy {
  34.     struct iface *iface;
  35.     struct fifo fifo;
  36.     int trigchar;        /* Fifo trigger character */
  37.     char cts_flow_control;
  38.     char rlsd_line_control;    /* RLSD indicates physical layer up/down */
  39. #define RLSD_NONE    0
  40. #define RLSD_DOWN    11        /* wierd values, to catch previous */
  41. #define RLSD_UP        22
  42.     struct dma dma;
  43.     struct mbuf *sndq;    /* Transmit queue */
  44.     unsigned addr;        /* Base I/O address */
  45.     unsigned vec;        /* Interrupt vector */
  46.     int16 speed;        /* Line speed in bits per second */
  47.     struct {        /* Previous configuration saved at startup */
  48.         INTERRUPT (*vec) __ARGS((void));
  49.                 /* Original interrupt vector [cs:pc] */
  50.         char mask;    /* 8259 mask */
  51.         char divh,divl;    /* baud rate divisor */
  52.         char lcr;    /* line control reg */
  53.         char ier;    /* Interrupt enable register */
  54.         char mcr;    /* modem control bits */
  55.     } save;
  56.     char is_16550a;        /* 16550A detected */
  57.     long fifotimeouts;    /* hw fifo character timeout int's */
  58.     long rxints;        /* receive interrupts */
  59.     long txints;        /* transmit interrupts */
  60.     long rxchar;        /* Received characters */
  61.     long overrun;        /* Receiver hardware overrun errors */
  62.     long txchar;        /* Transmitted characters */
  63.     long rxhiwat;        /* High water mark on hardware rx fifo */
  64.     long cts_flow_ints;    /* Count of CTS flow control interrupts */
  65.     long txto;        /* Count of TX interrupt timeouts */
  66. };
  67.  
  68. extern int Nasy;        /* Actual number of asynch lines */
  69. extern struct asy Asy[];
  70. extern char *arg_dtr_0[];
  71.  
  72. #define    BAUDCLK    115200L        /* 1.8432 Mhz / 16 */
  73.  
  74. /* 8250 definitions */
  75. /* Control/status register offsets from base address */
  76. #define    THR    0        /* Transmitter holding register */
  77. #define    RBR    0        /* Receiver buffer register */
  78. #define    DLL    0        /* Divisor latch LSB */
  79. #define    DLM    1        /* Divisor latch MSB */
  80. #define    IER    1        /* Interrupt enable register */
  81. #define    IIR    2        /* Interrupt ident register */
  82. #define    FCR    2        /* FIFO control register (16550A only) */
  83. #define    LCR    3        /* Line control register */
  84. #define    MCR    4        /* Modem control register */
  85. #define    LSR    5        /* Line status register */
  86. #define    MSR    6        /* Modem status register */
  87.  
  88. /* 8250 Line Control Register */
  89. #define    LCR_5BITS    0    /* 5 bit words */
  90. #define    LCR_6BITS    1    /* 6 bit words */
  91. #define    LCR_7BITS    2    /* 7 bit words */
  92. #define    LCR_8BITS    3    /* 8 bit words */
  93. #define    LCR_NSB        4    /* Number of stop bits */
  94. #define    LCR_PEN        8    /* Parity enable */
  95. #define    LCR_EPS        0x10    /* Even parity select */
  96. #define    LCR_SP        0x20    /* Stick parity */
  97. #define    LCR_SB        0x40    /* Set break */
  98. #define    LCR_DLAB    0x80    /* Divisor Latch Access Bit */
  99.  
  100. /* 8250 Line Status Register */
  101. #define    LSR_DR    1    /* Data ready */
  102. #define    LSR_OE    2    /* Overrun error */
  103. #define    LSR_PE    4    /* Parity error */
  104. #define    LSR_FE    8    /* Framing error */
  105. #define    LSR_BI    0x10    /* Break interrupt */
  106. #define    LSR_THRE 0x20    /* Transmitter line holding register empty */
  107. #define    LSR_TSRE 0x40    /* Transmitter shift register empty */
  108.  
  109. /* 8250 Interrupt Identification Register */
  110. #define    IIR_IP        1    /* 0 if interrupt pending */
  111. #define    IIR_ID        6    /* Mask for interrupt ID */
  112. #define    IIR_RLS        6    /* Receiver Line Status interrupt */
  113. #define    IIR_RDA        4    /* Receiver data available interrupt */
  114. #define    IIR_THRE    2    /* Transmitter holding register empty int */
  115. #define    IIR_MSTAT    0    /* Modem status interrupt */
  116. #define IIR_FIFO_TIMEOUT 8    /* FIFO timeout interrupt pending - 16550A */
  117. #define IIR_FIFO_ENABLED 0xc0    /* FIFO enabled (FCR0,1 = 1) - 16550A only */
  118.  
  119.  
  120. /* 8250 interrupt enable register bits */
  121. #define    IER_DAV    1    /* Data available interrupt */
  122. #define    IER_TxE    2    /* Tx buffer empty interrupt */
  123. #define    IER_RLS    4    /* Receive line status interrupt */
  124. #define    IER_MS    8    /* Modem status interrupt */
  125.  
  126. /* 8250 Modem control register */
  127. #define    MCR_DTR    1    /* Data Terminal Ready */
  128. #define    MCR_RTS    2    /* Request to Send */
  129. #define    MCR_OUT1 4    /* Out 1 (not used) */
  130. #define    MCR_OUT2 8    /* Master interrupt enable (actually OUT 2) */
  131. #define    MCR_LOOP 0x10    /* Loopback test mode */
  132.  
  133. /* 8250 Modem Status Register */
  134. #define    MSR_DCTS 1    /* Delta Clear-to-Send */
  135. #define    MSR_DDSR 2    /* Delta Data Set Ready */
  136. #define    MSR_TERI 4    /* Trailing edge ring indicator */
  137. #define    MSR_DRLSD 8    /* Delta Rx Line Signal Detect */
  138. #define    MSR_CTS    0x10    /* Clear to send */
  139. #define    MSR_DSR 0x20    /* Data set ready */
  140. #define    MSR_RI    0x40    /* Ring indicator */
  141. #define    MSR_RLSD 0x80    /* Received line signal detect */
  142.  
  143. /* 16550A FIFO control register values */
  144. #define    FIFO_ENABLE    0x01    /* enable TX & RX fifo */
  145. #define    FIFO_CLR_RX    0x02    /* clear RX fifo */
  146. #define    FIFO_CLR_TX    0x04    /* clear TX fifo */
  147. #define    FIFO_START_DMA    0x08    /* enable TXRDY/RXRDY pin DMA handshake */
  148. #define FIFO_SIZE_1    0x00    /* RX fifo trigger levels */
  149. #define FIFO_SIZE_4    0x40
  150. #define FIFO_SIZE_8    0x80
  151. #define FIFO_SIZE_14    0xC0
  152. #define FIFO_SIZE_MASK    0xC0
  153.  
  154. #define FIFO_TRIGGER_LEVEL    FIFO_SIZE_1    /* was _4 */
  155. #define FIFO_SETUP    (FIFO_ENABLE|FIFO_CLR_RX|FIFO_CLR_TX|FIFO_TRIGGER_LEVEL)
  156.  
  157. #define OUTPUT_FIFO_SIZE    1        /* was 16 */
  158.  
  159. /* In asyvec.asm: */
  160. INTERRUPT asy0vec __ARGS((void));
  161. INTERRUPT asy1vec __ARGS((void));
  162. INTERRUPT asy2vec __ARGS((void));
  163. INTERRUPT asy3vec __ARGS((void));
  164. INTERRUPT asy4vec __ARGS((void));
  165.  
  166. #endif    /* _8250_H */
  167.