photo

Zvezdan V. PETKOVIC

dipl. ing. / strucni saradnik

Katedra za RTI

Elektrotehnicki fakultet
Univerzitet u Beogradu
p. fah 816, 11000 Beograd, Jugoslavija

E-mail: epetkovi@ubbg.etf.bg.ac.yu

If you prefere text in English click here

BIOGRAFIJA


ADRESA Rade Koncara 18, 11000 Beograd, Jugoslavija, (+381-11) 446-1252
DATUM RODJENJA 5. decembar 1965, Livno, Bosna i Hercegovina
BRACNO
STANJE
Ozenjen, zena Danijela, ekonomista. Dvoje dece, sin Marko (9. mart 1994) i kcerka Marija (19. decembar 1995).
OBRAZOVANJE Magistarska teza "Modeliranje procesorske logike za sintezu kod silicijumske kompilacije" se ocekuje u prvoj polovini 1996.
Diplomirani inzenjer, Elektrotehnicki fakultet, Univerzitet u Beogradu (1992)
TEKUCA
INTERESOVANJA
Projektovanje VLSI sistema; mikroprocesori; arhitektura racunara; SMP and DSM sistemi; sistemski softver; programski jezici; procesiranje transakcija
ZAPOSLENJA (1993-sada), Katedra za RTI, Elektrotehnicki fakultet, Univerzitet u Beogradu, p. fah 816, 11000 Beograd, Jugoslavija
  • Strucni saradnik u Laboratoriji za VLSI
  • Pridruzeni asistent za predmete: Racunarski VLSI sistemi, Mikroprocesorski sistemi i Arhitektura racunara
(1991-1993), PC Art, Bulevar Lenjina 6, 11000 Beograd, Jugoslavija
  • Sistem analiticar, projektant i programer informacionih sistema
PROFESIONALNO
ISKUSTVO /
PROJEKTI
  • Projektovanje i razvoj modela 64-bitnog RISC procesora koriscenjem HDL (jezika za opis hardvera) i silicijumske kompilacije za NIHON UNISYS, (japanski ogranak UNISYS-a) i Marubeni Hytech Corp., Tokyo, Japan - glavni projektant
  • Istrazivanje DSM sistema za ENCORE, Fort Lauderdale, Florida, USA
  • Simulator i860 procesora za TD Technologies, Cleveland, Ohio, USA
  • Projektovanje i razvoj bankarskog informacionog sistema za Vojvodjansku banku, Beograd, Jugoslavija i Dafiment banku, Beograd, Jugoslavija
  • Projektovanje i razvoj sistema za kontrolu proizvodnje za Rafineriju nafte Beograd, Beograd, Jugoslavija
  • Projektovanje sistema za brzi razvoj aplikacija (Rapid Application Development) za internu upotrebu u PC Artu
  • Predavanja po pozivu i prezentacije na konferencijama kod kuce i u inostranstvu
ZNANJA
  • Izuzetno poznavanje arhitekture racunara i modernih mikroprocesora, narocito Intelovih RISC i CISC mikroprocesora
  • Odlicno znanje SMP and DSM sistema
  • Ekspertiza u naucno-istrazivackoj metodologiji
  • Projektovanje i modeliranje VLSI procesora
  • Modeliranje hardvera u VHDL i ISP' jezicima
  • Projektovanje simulacionih sistema
  • VLSI CAD i EDA alati (N.2, Alliance, Tanner, Altera, OrCAD, Spice, itd.)
  • Asemblersko programiranje; odlican u i860 asembleru
  • Iskustvo sa mnogim programskim jezicima (C, C++, Ada, itd.)
  • CASE alati, Visual Programming alati i SQL jezik
  • Odlicno poznavanje DOS, Novell, MSwindows, VMS i UNIX-a
  • Sistem Administracija i ekspertiza mreznih sistema razlicitih proizvodjaca (DEC ULTRIX, SCO UNIX, SGI IRIX, SunOS, LINUX,...)
JEZICI Tecno govori, cita i pise engleski, francuski i ruski
LICNI
KVALITETI
  • vredan radnik
  • izrazene komunikativne/pismene sposobnosti i recitost
  • visoka efikasnost i (samo)organizovanost
  • brze reakcije i kontrola nestandardnih situacija
  • sposobnost resavanja komplikovanih problema u kratkom roku
  • samopouzdanje
SPISAK
NAUCNIH
RADOVA
Aplikacioni izvestaji:
  1. Z. Petkovic and V. Milutinovic, "An N.2 Simulator of the Intel i860," Application Note D#004/VM, TD Technologies, Cleveland, Ohio, USA, January 1994.
  2. D. Milicev, Z. Petkovic, and V. Milutinovic, "Using N.2 for Simulation of Cache Memory: Concave Versus Convex Programming in ISP'," Application Note D#003/VM, TD Technologies, Cleveland, Ohio, USA, January 1994.
Radovi u medjunarodnim casopisima:
  1. V. Milutinovic, Z. Petkovic, "Ten Lessons Learned from a RISC Design," IEEE Computer, vol. 28, no. 3, March 1995, pp. 120.
  2. D. Milicev, Z. Petkovic, D. Raskovic, N. Stefanovic, M. Jelisavcic, D. Jelic, M. Robal, M. Zivkovic, V. Milutinovic, "A Synergistic Educational Effort in the Domain of RISC Microprocessor Architecture and HDL ISP' + N.2 Professional Programming," IEEE Transactions on Education, (to be published in 1996/7).
Radovi na medjunarodnim konferencijama:
  1. Z. Petkovic, V. Milutinovic, "An Approach to Processor Logic Design Using HDL for Silicon Compilation ," Proceedings of the 20th IEEE International Conference on Microelectronics MIEL-95, Nis, Yugoslavia, September 12-14, 1995, pp. 859-862.
  2. Z. Petkovic, V. Milutinovic, "Processor Modelling for Silicon Compilation: A Methodology Derived from Lessons Learned," Proceedings of the IFIP International Workshop on Logic and Architecture Synthesis, Grenoble, France, December 18-19, 1995.
Radovi na lokalnim konferencijama na srpskom:
  1. Z. Petkovic, "Inverzno projektovanje i860 mikroprocesora za silicijumsku kompilaciju," Zbornik radova XXXVIII konferencije ETRAN, sveska III, Nis, 7-9. juna 1994., strane 31-32.
  2. V. Milutinovic, D. Milicev, Z. Petkovic, D. Raskovic, N. Stefanovic, D. Jelic, M. Zivkovic, M. Robal, M. Jelisavcic, "Sinergizam u nastavi iz oblasti RISC arhitektura i HDL programiranja," Zbornik radova XXXVIII konferencije ETRAN, sveska III, Nis, 7-9 juna 1994., strane 23-24.
  3. Z. Petkovic, "Jedan pristup projektovanju logike RISC mikroprocesora koriscenjem HDL jezika," Zbornik odabranih radova SinfoN, Zlatibor, 28. oktobar-2. novembar 1994., strane 70-75.
  4. V. Milutinovic, Z. Petkovic, "Pouke iz silicijumske kompilacije u domenu RISC procesora," Zbornik radova YU Info, Brezovica, april 1995.
HOBI Knjizevnost, pozoriste, film, muzika i sport