"╘ε≡±Φ≡εΓα≥ⁿ αφΦτε≥≡ε∩φ≤■ ⌠Φδⁿ≥≡α÷Φ■ Γ Direct3D"
╨αßε≥ασ≥ ≥εδⁿΩε φα Σ≡αΘΓσ≡α⌡ 9008 XP/6006 (ΦδΦ Γ√°σ), ∩α≡α∞σ≥≡ AnisoDegree ∩≡Φ ≤ΓσδΦ≈σφΦΦ τφα≈σφΦ ≤δ≤≈°ασ≥ Ωα≈σ±≥Γε, φε ≤∞σφⁿ°ασ≥ ±Ωε≡ε±≥ⁿ.
"BlockWrite"
┬Ωδ■≈ασ≥ ßδε≈φ≤■ τα∩Φ±ⁿ Γ ΓΦΣσε∩α∞ ≥ⁿ, ±Φδⁿφε ≤ΓσδΦ≈ΦΓασ≥ FillRate. ┬Ωδ■≈α≥ⁿ ≥εδⁿΩε φα Ωα≡≥α⌡ ± ∩α∞ ≥ⁿ■ SGRAM ΦδΦ DDR SGRAM.
"DrvStretchBLT"
└∩∩α≡α≥φεσ ≤±Ωε≡σφΦσ Ωε∩Φ≡εΓαφΦ ≤≈α±≥ΩεΓ Φτεß≡αµσφΦ ± Φτ∞σφσφΦσ∞ ≡ατ∞σ≡α.
"UCWC"
┬Ωδ■≈ασ≥ Σδ εßδα±≥Φ δΦφσΘφεπε ß≤⌠σ≡α ΩαΣ≡α ≡σµΦ∞ Ω²°Φ≡εΓαφΦ UnCachedWriteCombining. ╙±Ωε≡ σ≥ τα∩Φ±ⁿ Γ ΓΦΣσε∩α∞ ≥ⁿ ≈σ≡στ δΦφσΘφ√Θ ß≤⌠σ≡ ΩαΣ≡α, ε±εßσφφε φα PCI ΓΦΣσεΩα≡≥α⌡.
"┬Ωδ■≈Φ≥ⁿ LCD Ωεφ≥≡εδδσ≡"
┬ φσΩε≥ε≡√⌡ Γσ≡±Φ ⌡ Σ≡αΘΓσ≡εΓ Ωεφ≥≡εδδσ≡ LCD ∞εµσ≥ ß√≥ⁿ ε≥Ωδ■≈σφ. ▌≥εΘ φα±≥≡εΘΩεΘ σπε ∞εµφε ΓΩδ■≈Φ≥ⁿ.
"╨ατ≡σ°Φ≥ⁿ DDC2"
╨ατ≡σ°Φ≥ⁿ ε∩≡ε± ∞εφΦ≥ε≡α ∩ε Ωαφαδ≤ DDC Γ ⌠ε≡∞α≥σ DDC2. ╧ε∩≡εß≤Θ≥σ τα∩≡σ≥Φ≥ⁿ, σ±δΦ Γα° ∞εφΦ≥ε≡ φσ ε∩≡σΣσδ σ≥± Ωε≡≡σΩ≥φε Σ≡αΘΓσ≡α∞Φ.
"╩ε∩Φ≡εΓαφΦσ Γ ≡σµΦ∞σ DMA"
╨ατ≡σ°Φ≥ⁿ Ωε∩Φ≡εΓαφΦσ Σαφφ√⌡ Γ ΓΦΣσε∩α∞ ≥ⁿ Γ ≡σµΦ∞σ DMA. ╨ατπ≡≤µασ≥ ÷σφ≥≡αδⁿφ√Θ ∩≡ε÷σ±±ε≡.