|
6 ma│ych chip≤w obok gniazd DIMM to bufory szyny pamiΩci |
Po debiucie p│yt g│≤wnych Super 7, umo┐liwiaj▒cych zastosowanie zewnΩtrznego zegara (FSB) o czΩstotliwo╢ci do 100 MHz, r≤wnie┐ Intel wypu╢ci│ na rynek nowy chipset przeznaczony dla standardu Slot 1, czyli dla procesor≤w Pentium II. Umo┐liwia on zastosowanie zegara FSB przekraczaj▒cego tradycyjne do niedawna 66 MHz. Chipset Intel 440BX pozwala na stosowanie zewnΩtrznego zegara o czΩstotliwo╢ciach 66, 75, 83, 100, 112 i 133 MHz, zachowuj▒c wszystkie zalety swojego poprzednika - 440LX. Jako pierwsza wyposa┐ona w ten chipset trafi│a do naszego laboratorium p│yta Abit BX6.
Skonstruowana w standardzie ATX p│yta wyposa┐ona jest w z│▒cze AGP,
4 z│▒cza szyny PCI i 3 ISA oraz w standardowy zestaw interfejs≤w peryferyjnych - 2 kana│y EIDE, FDC, 2 porty szeregowe i port r≤wnoleg│y, a tak┐e IrDA
i 2 porty USB.
W konstrukcji p│yty zwracaj▒ uwagΩ dodatkowe uk│ady bufor≤w szyny pamiΩci, nie stosowane w dotychczasowych konstrukcjach p│yt dla Pentium II.
Abit BX6 |
Kr≤tko
atrakcyjna p│yta g│≤wna do Penium II.
|
Zalety:
przemy╢lana konstrukcja,
wygodna rekonfiguracja.
Wady:
niewygodnie umieszczone
gniazdo zasilania.
Dostarczy│:
BAZA Sp. z o.o.,
02-920 Warszawa, ul. Powsi±ska 22A, tel. (0-22) 6519032 do 34,
faks (0-22) 6420716,
www.baza.com.pl
Cena:
515 z│ + VAT.
Rywal:
Lucky Star 6ABX.
|
|
Potrzeba ich zastosowania wynika ze stosunkowo niewielkiej mocy sygna│≤w wyj╢ciowych na szynie adresowej pamiΩci, dostarczanych przez chipset - w przypadku zastosowania 4 modu│≤w DIMM, na co pozwala konstrukcja, poziom sygna│≤w m≤g│by siΩ okazaµ zbyt niski, a ich zbocza zbyt ma│o strome, by zapewniµ poprawn▒ obs│ugΩ pamiΩci SDRAM, zw│aszcza przy wy┐szych czΩstotliwo╢ciach zegara FSB. P│yta, jak wiΩkszo╢µ konstrukcji Abit, wykonana jest jako bezzworkowa - wszystkich zmian dokonuje siΩ programowo
z SoftMenu Setupu. Ale uwaga mi│o╢nicy "overclockingu" - p│yta do╢µ dok│adnie identyfikuje typ zastosowanego procesora i jest ca│kiem prawdopodobne, ┐e mo┐e nie pozwoliµ na "╢mielsze" eksperymenty. w trakcie test≤w z procesorem Intel Celeron okaza│o siΩ niemo┐liwe ustawienie ┐adnej kombinacji mno┐nika i zegara FSB, w wyniku kt≤rej czΩstotliwo╢µ zegara procesora mog│aby przekroczyµ 266 MHz, stanowi▒ce nominaln▒ dla tego procesora warto╢µ. Niemniej p│yta mo┐e byµ warto╢ciowym nabytkiem, oferuj▒c mo┐liwo╢µ stosowania pe│nej gamy obecnie produkowanych
i spodziewanych w niedalekiej przysz│o╢ci procesor≤w z rodziny Pentium II.
(c) Copyright LUPUS |